
FPGA设计
文章平均质量分 94
icysmile131
这个作者很懒,什么都没留下…
展开
-
锁存器的工作原理及其在FPGA设计中的注意事项
锁存器(Latch)是数字电子中常用的一种基本元件,用于在特定的时间点或条件下“锁存”或保存输入的数据值。锁存器对脉冲电平敏感,它只在输入脉冲的高电平(或低电平)期间对输入信号敏感并改变状态。在数字电路中可以记录二进制数字信号“ 0”和 1”。原创 2024-06-16 16:41:04 · 3128 阅读 · 0 评论 -
FPGA中复位电路的设计
复位电路也是数字逻辑设计中常用的电路,不管是 FPGA 还是 ASIC 设计,都会涉及到复位,一般 FPGA或者 ASIC 的复位需要我们自己设计复位方案。复位指的是将寄存器恢复到默认值。一般复位功能包括同步复位和异步复位。复位一般由硬件开关触发引起,也可以由复位逻辑控制引起。原创 2024-06-15 08:37:15 · 2436 阅读 · 1 评论