上拉电阻、下拉电阻的理解

芯片的IO PAD单元,一般都有上拉电阻、下拉电阻的选项。
自己的理解如下所述。

上拉电阻

这里写图片描述
上图,是截取网络的图片,方便说明。IO PAD的上拉电阻原理,与之类似。
上拉下拉是针对输出引脚来说的,作用包括下面几点:
1. 上拉,可以提高电平从低到高跳变的驱动能力;其实就是利用电阻并联,减小了阻值,使得增大了驱动电流而已。再解释一下,如果驱动能力弱,有可能导致负载信号爬不到VDD的水准。
2. 下拉,可以提高电平从高到低跳变的驱动能力;其实就是利用电阻并联,减小了阻值,使得增大了驱动电流而已。再解释一下,如果驱动能力弱,有可能导致负载信号降不到GND的水准。
3. 上拉下拉,都使能的话。就是提高了整体的驱动能力,还是利用电阻并联,减小了阻值,使得增大了驱动电流而已。再啰嗦一句,驱动能力太强,也不一定是好事,会产生额外功耗。
4. 上拉,还有一种特别用法。如果输出驱动的负载,默认上电启动的时候是悬空状态。上拉还有强制给一初始固定值的作用,防止负载悬空导致的不稳定状态发生(这跟数字逻辑的复位信号,把所有寄存器给个稳定可预知的状态一样)。下拉,一样有这种用法,只不过是强制给的初始固定值是低电平。

下拉电阻

这里写图片描述

根据上面的理解。
这个图形告诉我们,R18是下拉电阻,IE_DATA是输入信号。如果IE_DATA输入悬空的话,发光二极管是不亮的,否则,上电初始的时候,就不知道是亮还是不亮了,这对于系统的稳定可预知行来说,是个不稳定的变数,影响电路使用者的判断。
注意,这里的下拉电阻,是输入端口上的。之前讲的,IO PAD上拉下拉是针对输出端口来讲的;毕竟输入来自上一级的输出;原理是一致的。

参考文档

通俗易懂谈上拉电阻与下拉电阻
http://www.dzsc.com/data/2016-6-18/109978.html

  • 2
    点赞
  • 44
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值