一.何为模块化
毫无疑问,如果能够将某种验证成熟的技术或已有的东西拷贝粘贴,是降低重复劳动的良好手段。就像我们建立了一个元件库后,每次使用时只需将该元件引用或例化一次即可,这样做非常高效。电路设计的模块化也是同样的道理,如果针对某种经常使用或者通道重复的电路,能够将其原理图和对应的PCB“封装”在一起,最终形成类似元件库中一个简单元件的Schematic和Footprint统一的形式,这就做成了模块化电路。
二.如何模块化
Allegro中模块化设计的操作会有多种,但都非常类似,抓住核心理念和对基本
概念形成正确理解才是关键。以下以一个瞎编乱造的电路为例,以自下而上的方式对操作步骤进行一个简要说明。
1.创建需要模块化的电路的原理图:在Capture下new->project->mod_cp2103,为了后续方便,将默认的SCHEMATIC1重命名成SCH,并在该工程下进行CP2103原理图的设计,此处与一般设计无异。
2. 对构建完毕的原理图添加reuse属性:正常的设计中,元件会按照U1,U2, C1, C2……的模式自动编号或annotate,即对同一设计中元件的reference进行递增且确保不重复的处理。模块复用时,引用模块的电