DCDC电路设计如图所示:
-
怀疑是C10或者是负载端的10uf太大,导致充电时间长,波形上升慢
----将负载端10uf去除,重新测试3.3V上升波形,波形无改变,因此排除此原因 -
与芯片FAE确认,C13需满足1nf以下
----将C13换成1nf,3.3V上升明显变快
----进一步将C13换成100pf,上升时间进一步缩短,因此可以确认是C13影响了3.3V上升时间 -
为什么C13会影响3.3V上升时间?
----主要是C13在3.3V与FB(0.6V输出)之间,由于电容无法瞬变,因此当SW/FB有输出时,需要先对C13进行充电,之后才有3.3V输出,因此若C13容量较大,会导致充电时间变长,导致3.3V上升慢 -
为了进一步验证该结论,将R28与R29改成100k与23.5K,(相当于将C13与R28形成的RC充电电路的R变小,从而使充电电流变大)
----实测3.3V确实上升曲线斜率更大,因此可以证明是C13的充电影响了输出的。