ZYNQ PL采集AD7606数据 用做FFT变换

本文详细介绍了如何利用ZYNQ FPGA通过DMA将AD7606的8通道数据存入DDR,然后进行FFT变换。通过配置FFT IP核,设置了固定点数据格式和合适的缩放选项以避免溢出。AD7606配置为16bit 200K ADC,数据通过AXI_STREAM传输。DMA传输配置用于在PS和PL间高效移动数据。ILA用于显示原始和FFT波形,同时使用LWIP将数据传输到PC。最后,文章展示了配置和实现的效果。
摘要由CSDN通过智能技术生成

1,传输设计:将AD7606模块的8个数据通道,通过DMA存入PS DDR,再通FFT对8个通道的数据进行FFT傅里叶变换,并将FFT后的数据保存到DDR;通过ILA显示第一个通道的原始波形和FFT波形,然后将DDR的数据使用LWIP传输到PC机。

VIVADO整体工程

2,FFT IP核配置:

页面Number of Channels表示输入通道个数,Transform Length位做FFT/IFFT的点数,Target clock为时钟,architecture choice为fft的模式,采用那种可自由选择,radix-4,2皆可。

评论 20
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

寒听雪落

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值