第2课:HLS 的工作机制

硬件设计软件历史

  1. CAD: Computer Aided Design
  2. CAE: Computer Aided Engineering
  3. EDA: Electronic Design Automation (Verilog)
  4. ESL: Electronic System Level (Vivado HLS, System generator)

高层次综合(High Level Synthesis)好处

  1. 提高硬件设计工程师的生产率
  2. 提高软件设计工程师的系统性能
  3. 在C语言层次进行算法设计和验证
  4. 通过优化指令控制C综合过程

HLS基本步骤

  1. 调度:进行运算逻辑的提取,以及设置先后执行顺序;
  2. 逻辑提取:提取控制逻辑,转化为FSM。这个FSM同我们显示写的FSM是不同的。
  3. 绑定:配置好高层逻辑操作同FPGA底层资源的对应关系

HLS基本步骤

这里写图片描述

http://xilinx.eetop.cn/?action-viewnews-itemid-2721

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值