组合逻辑电路和时序逻辑电路比较

 

比较项目

组合逻辑电路

时序逻辑电路(状态机)(同步)

 输入输出关系

任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关

不仅仅取决于当前的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关

有无存储(记忆)单元

无(不能包含)

包含

 

结构特点

只包含门电路

组合逻辑电路+存储电路

输出状态必须反馈到组合电路的输入端,与输入信号共同决定组合逻辑的输出

 

 

 分析方法

从电路的输入到输出逐级写出逻辑函数式,最后得到表示输出与输入关系的逻辑函数式。然后用公式化简法或者卡诺图化简法得到函数式的化简或变换,以使逻辑关系简单明了。

有时还可以将逻辑函数式转换为真值表的形式。

1、写出每个触发器的驱动方程

2、将驱动方程带入触发器的特性方程得到状态方程组

3、根据逻辑图写出电路的输出方程

状态转换过程描述:

状态转换表、状态转换图、状态机流程图、时序图

 

 

 

设计方法

1、逻辑抽象

2、写出逻辑函数式

3、选定器件类型

4、将逻辑函数式化简或者变换成适当的形式

5、画出逻辑电路的连接图

6、工艺设计

1、逻辑抽象得到状态转换图或者状态转换表

2、状态化简

3、状态分配(状态编码)

4、选触发器求出状态方程、驱动方程和输出方程

5、根据方程式画出逻辑图

6、检查设计的电路能否自启动

 

 

常用组合逻辑电路

编码器

译码器

数据选择器

加法器

数值比较器

寄存器与移位寄存器

计数器

转载于:https://www.cnblogs.com/OneFri/p/5739942.html

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值