Xilinx FPGA使用——ROM初始化文件

在调用ROM的IP Core时,需要对其进行初始化,利用MATLAB生成其初始化数据文件。

工具:ISE 14.7、MATLAB、notepad++

废话不多说,直接上MATLAB代码,生成了一个1024个正余弦文本文件,有些细节不用管,是我后面涉及到FFT用到的东西。实际上只需要后面打开文件写入那几句代码即可。

clear all
clc
f_signal = 50*10^3;                %信号频率Hz
f_sample = 10^6;                   %采样频率Hz
T = 1/f_sample;      
data_length = 1024;
n = 0:data_length-1;
x = n/f_sample;
y1 = 1+cos(2*pi*f_signal*x);
y2 = 1+sin(2*pi*f_signal*x);
y1 = y1 * 32678;
y2 = y2 * 32678;
fid = fopen('F:\Xilinx\project\data\cos_data1.txt','wt');
fprintf(fid,'%.0f \n',y1);
fclose(fid);
fid = fopen('F:\Xilinx\project\data\sin_data1.txt','wt');
fprintf(fid,'%.0f \n',y2);
fclose(fid);

注意fprintf(fid,'%.0f \n',y1); 中%.0f与\n之间是有个空格的。

966190-20180206194153529-1513704434.png

生成的数据如上图所示,每个数据后面紧跟一个”空格“,将其替换为”,“(半角逗号),将最后一个数据的”,“替换成”;“(半角分号)。然后在数据最上面增加两句:

memory_initialization_radix=10; 
memory_initialization_vector=

966190-20180206194549873-1521285455.png

”10“代表十进制数,然后将文本后缀”.txt“,改为”.coe“,即为ROM初始化文件格式。然后在IP core生成器重添加该文件即可,注意如果文件格式有问题,在添加后会出现红色的提示文字,如果没有则代表添加的文件没问题。

966190-20180206194206466-522536546.png

转载于:https://www.cnblogs.com/rouwawa/p/8423910.html

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值