FPGA--ISE约束文件UCF语法举例说明

1、普通管脚约束举例

##
NET rst_n LOC = L3 | IOSTANDARD = "LVCMOS33";//将rst_n连接到FPGA的L3管脚(最好是将rst_n写成“rst_n”,避免因为使用与约束关键字或设计环境保留字相同的信号名而 产生错误信息);IO管脚的电平约束CMOS电压3.3V
##

 

2、时序约束举例

##
NET clk LOC = T8 | TNM_NET = sys_clk_pin | IOSTANDARD ="LVCMOS33";   //将clk连接到FPGA的T8管脚(最好是将clk写成“clk”,避免因为使用与约束关键字或设计环境保留字相同的信号名而产生错误信息);建立以网络clk驱动的约束组sys_clk_pin;IO管脚的电平约束CMOS电压3.3V
TIMESPEC TS_sys_clk_pin = PERIOD sys_clk_pin 50000 kHz;   //对约束组sys_clk_pin进行周期约束TS_sys_clk_pin(格式就是TS_约束组名),频率是50MHz
##

 

注意:在约束文件中该空格的地方一定要空格,比如说或符号“|”的前后最好都空格,还有等号“=”的前后最好都空格。如果该空格的地方没有空格,在Implement Design 的时候会出错。

 

转载于:https://www.cnblogs.com/pdf000/p/7663478.html

  • 0
    点赞
  • 16
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值