计算机组成 vhdl cpu 实验 西安交大,近几年来,随着计算机和微电子技术的不断发展,CPU的设计成为国内外研究的热点,也成为计算机组成原理和计算机体系结构实验中最重要的实验内容。本文采用可编程逻...

近几年来,随着计算机和微电子技术的不断发展,CPU的设计成为国内外研究的热点,也成为计算机组成原理和计算机体系结构实验中最重要的实验内容。本文采用可编程逻辑器件为设计平台,结合当前流行的EDA设计和仿真工具,通过VHDL语言完成CPU的设计、仿真和验证,最终设计与实现了一个基于FPGA的32位CPU原型系统。通过本设计过程,逐步了解CPU各个功能部件如何工作以及相互之间如何配合完成指令的执行,设计一个自主创新的CPU。 本文在研究分析计算机的体系结构、MIPS指令集及流水线技术的基础上,采用RISC CPU的基本结构及哈佛体系结构,对CPU进行了系统设计。根据MIPS指令的功能及格式,选取典型的指令,实现了算术逻辑运算、移位运算和乘除运算,完成CPU指令集的选取编码;详细研究了CPU的5级流水线设计,对于流水线中的数据冒险和控制冒险进行了深入的探讨,提出解决方案、并完成设计实现。将整个CPU的系统分成六大模块进行设计实现,分别是取指、译码、执行、存储器访问、寄存器写回和中断控制模块,并对各大模块中的子模块及功能单元做了详细的介绍。最后使用ModelSim对各功能模块、指令的执行、冒险解决等进行了仿真测试,验证了其正确性。设计数码扫描电路和UART接口,使当前设计的CPU能够在开发板上显示指令,并通过串口与PC进行通信,完成了CPU外围电路的设计。

下面无答案

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值