Cadence UVM基础视频介绍(UVM SV Basics)

Cadence关于UVM的简单介绍,包括UVM的各个方面。有中文和英文两种版本。

UVM SV Basics 1 – Introduction

UVM SV Basics 2 – DUT Example

UVM SV Basics 3 – UVM Environment

UVM SV Basics 4 – Interface UVC

UVM SV Basics 5 – Collector

UVM SV Basics 6 – Monitor

UVM SV Basics 7 – Sequence Item

UVM SV Basics 8 – Sequence

UVM SV Basics 9 – driver

UVM SV Basics 10 – Sequencer

UVM SV Basics 11 – Agent

UVM SV Basics 12 – Agent Type

UVM SV Basics 13 – Interface UVC Envrionment

UVM SV Basics 14 – Virtual Sequencer

UVM SV Basics 15 – Module UVC

UVM SV Basics 16 – Scoreboard

UVM SV Basics 17 – DUT Functional Coverage

UVM SV Basics 18 – Testbench

UVM SV Basics 19 – Test

UVM SV Basics 20 – Configuration

UVM SV Basics 21 – Factory

UVM SV Basics 22 – Phases

UVM SV Basics 23 – Objections

UVM SV Basics 24 – Virtual Interface

UVM SV Basics 25 – Class Library Overview

 

参考文献:

Cadence中国的视频页面

http://i.youku.com/u/UNDUzMzQ0ODQ4/playlists

转载于:https://www.cnblogs.com/dpc525/p/5418521.html

  • 1
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
Cadence IC617是一款集成电路设计软件,用于设计和验证各种类型的集成电路。下面是Cadence IC617的运行步骤: 1. 安装软件:首先,您需要从Cadence官方网站下载并安装IC617软件。安装过程可能需要一些时间,具体取决于您的计算机性能和网络速度。 2. 启动软件:安装完成后,您可以在计算机上找到IC617的快捷方式或启动图标。双击该图标以启动软件。 3. 创建新项目:在IC617中,您需要创建一个新的项目来开始设计。选择“File”菜单中的“New”选项,然后选择“Project”来创建一个新项目。在项目创建向导中,您需要指定项目的名称、路径和其他相关信息。 4. 设计电路:在项目中,您可以使用IC617提供的各种工具和功能来设计电路。您可以绘制原理图、布局电路、进行仿真和验证等。 5. 运行仿真:在设计完成后,您可以使用IC617的仿真工具来验证电路的性能和功能。选择“Simulation”菜单中的“Run”选项,然后选择适当的仿真设置和参数。运行仿真后,您可以查看仿真结果并进行必要的调整和优化。 6. 导出产物:一旦设计和仿真都通过了验证,您可以导出产物以进行后续的制造和生产。选择“File”菜单中的“Export”选项,然后选择适当的导出格式和设置。 以上是Cadence IC617的基本运行步骤。请注意,具体的操作和功能可能会因软件版本和配置而有所不同。建议您参考官方文档或教程以获取更详细的指导。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值