关于DDR2/DDR3的OCT校准问题,当把DDR放在无RUP,RDN的管脚时会出现错误Error: Can't find location to place OCT control block "t...

当把DDR放在无RUP,RDN的管脚时会出现错误Error: Can't find location to place OCT control block "termination_blk0".

出现原因:ARRIA II GX65DF29只有 BANK 3--7--8 上有校准电阻,即RUP,RDN----即如果使用了DDR没分配引脚或分配到没有RUP,rdn的BANK-----导致quartus不知道使用那个RUP,RDN从而导致此错呀

解决方法:

1、在QUARTUS中指明termination_blk0使用那个RUP,RDN

2、将DDR的所有引脚分配到有RUP,RDN的BANK,问题就解决了

3、有可能是你将,DDR2的引脚分配到,RUP/RDN两个引脚造成的,这两个引脚部要分配任何东西就好了

 原则:分配引脚到有RUP,RDN的BANK,且两个引脚部要分配

转载于:https://www.cnblogs.com/TFH-FPGA/archive/2012/09/05/2671693.html

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值