![](https://img-blog.csdnimg.cn/20201014180756930.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
zynq
文章平均质量分 83
主要讲述关于xilinx平台的zynq系列的内容
hhh_fpga
FPGA视频接口,视频传输,简单的视频处理。
展开
-
ps dp在live video模式下播放视频
ps dp在live video模式下播放视频原创 2022-11-11 10:24:47 · 878 阅读 · 0 评论 -
ZYNQ系列之-----SD卡中BMP图片读取+ddr读写验证
1、前提:sd卡挂载在ps测,并且使用的ZYNQ系统。和前文是一样的。ZYNQ系列之-----SD卡读写文件_hhh_fpga的博客-CSDN博客2、设备与软件 软件: vivado 2021.2 及其配套的软件。硬件: ZCU106开发板。3、PL测SD的设置4、VITIS软件设置在“Board Support Package Settings”中设置“xilffs”这里的"use_lfn"选项要设置为1之后,就可以操作sd卡中的名字比较长的...原创 2022-05-24 16:43:47 · 2330 阅读 · 2 评论 -
ZYNQ系列之-----SD卡读写文件
1、前提sd卡挂载在ps测,并且使用的ZYNQ系统2、设备与软件软件: vivado 2021.2 及其配套的软件。硬件: ZCU106开发板。3、PL测SD的设置4、VITIS软件设置在“Board Support Package Settings”中设置“xilffs”这里的"use_lfn"选项要设置为1之后,就可以操作sd卡中的名字比较长的文件。5、ps测代码:初始化代码:u32 sd_i...原创 2022-05-24 16:08:10 · 3724 阅读 · 3 评论 -
zynq系列之-----PS端iic使用
本文主要讲述zynq的iic使用。Iic的接口在ps端。(iic的接口在pl端的情况下,不适合本文)使用软件版本:vivado2018.3pl端设置:ps端:1、初始化操作:2、写操作使用函数“XIicPs_MasterSendPolled(&Iic, senddata, len, addr)”定义一个u8 senddata[6];senddata[0] = reg; 寄存器地址senddata[1] = val; 数据内容&lic:设..原创 2020-12-21 19:07:57 · 4922 阅读 · 0 评论 -
zynq系列之-----zynq平台的简易工程搭建
本文主要讲述 zynq平台的简单工程搭建,从pl端到ps端的工程。这个工程要搭建一个ps端的iic接口,pl端个led灯接口。使用的软件:vivado 2018.3.pl端:由于使用到了zynq,所以在pl端必须使用原理图模式搭建工程。1、所以在自己的工程中,"Create Block Design" 创建自己的zynq2、在界面中添加3、选择主时钟4、选择bank电压,这个要和自己的原理图对应5,选择iic和串口,串口是用于打印的。6、选择ddr的配原创 2020-12-18 19:02:08 · 2153 阅读 · 2 评论 -
zynq系列之-----PL端iic使用
本文主要讲述zynq的iic使用,iic作为主站使用,作为从站的本文不适合。Iic的接口在PL端。(iic的接口在ps端的情况下,不适合本文)如果iic的接口在ps端,请看:https://blog.csdn.net/weixin_36590806/article/details/111485711转载:使用软件版本:vivado2018.3先说下PL端的设置吧:然后设置地址啥的,就不多说了。开始zynq端的编程了:貌似不需要初始化的,我的没有经过初始化就可以使用的.原创 2021-01-19 20:10:33 · 3266 阅读 · 0 评论 -
zynq系列之-----video进出VDMA+读写ddr验证
一 、使用的工具:vivado 2021.2及其配套的软件二、使用到的ip1、video in to axi4_stream ip2、两个vdma IP3、zynq ip4、axi4_stream to video out ip5、vtc ip三、注意点这里使用的ps测ddr。这里输入输出的是vesa标准的1080P视频内容.这里的视频是4lane的,即一个时钟有4个像素。四、设计思想......原创 2022-05-06 13:45:51 · 3903 阅读 · 5 评论