![](https://img-blog.csdnimg.cn/20201014180756757.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
xilinx
文章平均质量分 71
hhh_fpga
FPGA视频接口,视频传输,简单的视频处理。
展开
-
xilinx PL测 DP 点屏 /接收(三)--TX
xilinx PL测 DP 点屏 /接收(三)--TXa)硬件:官方ZCU106开发板 , tb-fmch-vfmc-dp子卡。b)软件:vivado2021.1,vitis2021.1,裸机程序。原创 2022-11-24 13:55:34 · 2142 阅读 · 1 评论 -
xilinx PL测 DP 点屏 /接收(二)--RX
xilinx PL测 DP 点屏 /接收(二)--RX环境:a)硬件:官方ZCU106开发板 , tb-fmch-vfmc-dp子卡。b)软件:vivado2021.1,vitis2021.1,裸机程序。原创 2022-11-24 09:13:29 · 2948 阅读 · 6 评论 -
xilinx平台的使用脚本烧录SOF文件和ELF文件
本文主要通过脚本在线烧录xilinx的程序。你还在为公司的加密而发愁不知道怎么烧录程序吗?你还在用sd卡调试程序吗?本文教你使用脚本烧录xilinx的sof文件和elf文件。这样就不需要把工程拷贝来拷贝去。当然,如果你可以把sdk的工程到处拷贝,可以使用sdk的工程在线调试,本文可能就对于你来说作用不大了,你就可以当作看个热闹了。话不多说,正文开始:转载:利用的工具:XSCT.BAT注意点:如果你的工程是18.3,那就请用18.3的BAT,跨版本烧录是不行的。前提原创 2021-01-19 19:45:00 · 2279 阅读 · 4 评论 -
AXI4总线--AXI4-Lite篇
写在前面 AXI4-Lite总线可以说是AXI4-Full总线的简化版,仅支持突发长度为1的事务传输。在学习AXI4-Lite总线时,建议先了解AXI4-Full总线,本文也注重介绍两者的差异。 AXI 表示 Advanc...转载 2022-05-16 16:56:09 · 1976 阅读 · 1 评论 -
ps dp在live video模式下播放视频
ps dp在live video模式下播放视频原创 2022-11-11 10:24:47 · 878 阅读 · 0 评论 -
xilinx的$clog2函数
软件:vivado说明:$clog2这个计算是log2,就是求2对数,比如 log2(8) = 3 ;转载:根据xilinx官网介绍。在vivado中$clog2,它能编译通过,但是在实际中,它的底数是自然数e=2.71828.。。所以在调用这个的时候要小心。这里可以用一个function函数处理:function integer funclog2; input integer value; begin value = va...原创 2021-01-08 18:18:57 · 10745 阅读 · 3 评论 -
xilinx平台的自制ipcore步骤
使用软件:vivado 2018.31、使用代码建立工程,并编译,编译通过后,开始ipcore的制作。转载请说明出处:欢迎您转载!2、选择“tool-->Create and Package New IP…”组件。3、进入ipcore制作的界面4、选择使用本工程制作ipcore5、选择制作路劲和文件6、点击完成之后,会自动打开本界面,如果没有打开,也可以点击“Package IP”的组件打开本界面,“Identification”界面是一些ipcore的原创 2020-12-22 20:01:45 · 1150 阅读 · 0 评论 -
使用questasim 10.7c 对 xilinx 工程 进行仿真
仿真工具:questasim 10.7cfpga平台:vivado 2018.03在写完工程和写完test beach文件后,怎么通过脚本在questasim中仿真自己写的工程呢?实际上,xilinx可以导出脚本文件的。在使用vivado编译通过后,通过file--> Export-->Export Simulation,导出xilinx的参考脚本。"Target simulator" 仿真工具这项,因为我们使用的是questasim,所以就选择Questa Advan.原创 2020-09-22 18:31:08 · 1090 阅读 · 0 评论 -
microblaze
MicroBlaze嵌入式软核是一个被Xilinx公司优化过的可以嵌入在FPGA中的RISC处理器软核,具有运行速度快、占用资源少、可配置性强等优点,广泛应用于通信、军事、高端消费市场等领域。Xilinx公司的MicroBlaze 32位软处理器核是支持CoreConnect总线的标准外设集合。MicroBlaze处理器运行在150MHz时钟下,可提供125 D-MIPS的性能,非常适合设计针对网络、电信、数据通信和消费市场的复杂嵌入式系统。MicroBlaze 是基于Xilinx公司FPGA.原创 2021-03-17 20:17:06 · 1058 阅读 · 1 评论 -
Vivado---Debug波形保存并打开的方法
方法一:抓取到波形之后,在TCL窗口输入指令:write_hw_ila_data C:/Users/ga/Desktop/lcx/wave_ila_1.ila [upload_hw_ila_data hw_ila_1]或者点击如下按钮:选择保存为.ila文件在对应的路径中找到生成的文件。 需要打开波形文件时,在VIVADO中打开Hardware Manager(Debug界面)执行如下操作。在弹出的窗口打开波形文件即可。方法二:将Debug波形保存为.vcd格式原创 2021-06-29 19:05:41 · 3989 阅读 · 0 评论 -
将调试ILA添加到MicroBlaze指令跟踪
本文转载自xilinx的官方文档。MicroBlaze是Vivado IP目录中提供的软处理器IP。有多种调试MicroBlaze的方法。这可以在Vitis中完成,也可以直接从XSCT通过MDM完成。在此博客中,我们将讨论如何向MicroBlaze指令跟踪端口添加ILA,以便我们可以在硬件中看到MicroBlaze的行为方式。硬件设计:我已经使用Vivado 2020.2创建了一个针对Xilinx VC707板的简单Hello World块设计。但是,流程对于电路板或所使用的设计将.转载 2021-04-02 15:50:40 · 651 阅读 · 2 评论 -
AXI4总线--AXI4-Full篇
写在前面 AXI4系列链接:带你快速入门AXI4总线--汇总篇(直达链接) 1、什么是AXI4-Full? AXI 表示 Advanced eXtensible Interface(高级可扩展接口),它是由 Arm 定义的接口协议,包含在“高级微控制器总线架构 AMBA”标准中。 ...转载 2022-05-16 16:46:28 · 1760 阅读 · 1 评论 -
AXI4总线--AXI4-Stream篇
1、什么是AXI4-Stream? AXI 表示 Advanced eXtensible Interface(高级可扩展接口),它是由 Arm 定义的接口协议,包含在“高级微控制器总线架构 AMBA”标准中。 AXI4 接口 (AMBA 4.0) 分 3 种类型:AXI4 (AXI4-Full):用于满足高性能存储器映射需求。AXI4-Lite:用于简单的低吞吐量存储器映射通信(例如,往来于状态寄存器的通信)。AXI4-Stream:用于高速流传输数据。...转载 2022-05-16 16:25:50 · 5030 阅读 · 0 评论 -
xilinx的transceiver调试
使用平台:vivado2018.03使用IP:UltraScale FPGAs Transceivers Wizard(1.7)使用XCZU系列在vivado2018.03上建立工程,选择IP Catalog-->FPGA Features and Design--> IO Interfaces --> UltraScale FPGAs Transceiver Wizard设置界面仿真验证过程:1、对代码的初步验证,结果不通过。在修改代码后,仿真能正常.原创 2020-12-12 16:11:57 · 2929 阅读 · 12 评论 -
xilinx PL测 DP 点屏 /接收(一)--环境
xilinx PL测 DP 点屏 /接收(一)a)硬件:官方ZCU106开发板 , tb-fmch-vfmc-dp子卡。b)软件:vivado2021.1,vitis2021.1,裸机程序。原创 2022-11-24 08:58:49 · 2234 阅读 · 13 评论