自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(15)
  • 收藏
  • 关注

原创 ISE14.7联合Modelsim10.1a设置

本文介绍ISE工具调用modelsim工具进行仿真,在modelsim工具中调用ISE工具中的仿真库文件。1、产生ISE仿真库文件,在“Xilinx Design Tools->ISE Design Suite->ISE Design Tools->64-bit Tools->Simulation Library Complication Wizard”选项,点击打开。...

2019-01-29 14:44:16 3497

原创 ModelSim_10.1a安装教程

ModelSim_10.1a的安装比较简单,双击“modelsim_win64_10.1a-se.exe”,开始安装。后续一直默认安装即可。安装完成之后,先别着急打开Modelsim,不然打开会出现错误。需要破解。1、打开“Modelsim 10.1a crack”文件夹,将MentorKG.exe和patch_dll.bat两个文件黏贴到Modelsim的安装目录“C:\modeltech_...

2019-01-29 13:38:01 7198 1

原创 win10操作系统安装ISE14.7

1、运行Xilinx_ISE_DS_Win_14.7_1015_1目录下的xsetup.exe的应用程序;2、在弹出的Welcom对话框中选择Next;3、勾上图中的两个勾,接收条款,再点击Next;4、勾下图中的勾,接收条款,再点击Next;5、选择ISE Design Suite System Edition(默认),再点击Next;6、保持默认的安装选...

2019-01-29 13:21:21 8304 3

原创 DSP C6455与上位机实现UDP数据传输

本文主要实现DSP TMSC6455与上位机(平台:Qt)UDP传输数据。刚开始,尝试将NDK提供的Helloworld例程跑通。需要配置的文件均配置好,可以编译通过,但是将out文件load之后,运行不对,始终接收不到数据。后来我参考链接(http://e2e.ti.com/support/processors/f/791/t/365786)将UDP配置部分加入到自己原来的工程中,可以实现双向通...

2019-01-20 20:54:27 2868 2

原创 UDP传输中sendto和recvfrom函数

int sendto (int s, const void *buf, int len, unsigned int flags, const struct sockaddr *to, int tolen);sendto(),是把UDP数据报发给指定地址;在无连接的数据报socket方式下,由于本地socket并没有与远端机器建立连接,所以在发送数据时应指明目的地址。参数详解:s:...

2019-01-20 20:20:50 3254 3

原创 TCP网络通讯中connect、socket、listen、accept和setsockopt函数详解

1、TCP编程的核心步骤2、socket函数int socket(int domain, int type, int protocol); socket函数类似于open,用来打开一个网络连接,如果成功则返回一个网络文件描述符(int类型),之后我们操作这个网络连接都通过这个网络文件描述符。参数详解:dimain:域,网络域,网络地址范围(IPV4或IPV6等),也就...

2019-01-20 19:53:41 2175

原创 QT UDP数据传输

(一)计算机网络通过某种方式将多台计算机进行连接,实现多台计算机彼此之间的互联以及数据的交换。即在不同的计算机上编写一些实现了网络连接的程序,这些程序可以实现位于同一个网络中的计算机之间的数据的交换。(二)网络通信协议同一个网络中的计算机进行连接和通信时的规则,目前应用最广泛的是TCP/IP协议(包括,IP协议、TCP协议,UDP协议,ICMP协议等)。在进行数据传输时,要求发送的数据...

2019-01-18 14:41:08 8868

原创 ISE生成的bit文件过大,如何优化?

问题:在使用ISE时生成的bit文件有4.02MB,但是,板子上的flash(XCF32PVOG48C)只有32Mb。将bit文件转化成mcs文件时,提示如下错误:方法:1、右击"Generate Programming File",点击"Process Properties"。2、在-g compress后面打勾,压缩一下,再生成mcs后占用的数据空间可能就够了。...

2019-01-14 22:01:24 2986

原创 C6000系列的外置flash的烧写流程

  CCS编译生成的out格式文件不能直接用于Flash烧写。在TI公司给出的技术文档中,首先将out文件利用其HEX工具转换为hex格式文件,然后利用Flash烧写工具将hex格式映像文件写入到片外Flash中。实现在FLASH存储器烧写程序一般有以下三种方法: 一、是通过编程器下载烧写; 使用通用烧写器烧写需要将内存映像转换为二进制或十六进制格式的文件,而且要求Flash器件是...

2019-01-14 10:10:45 2114

转载 DSP-BIOS使用入门

参考博客:https://github.com/xiahouzuoxin/notes/blob/master/essays/DSP-BIOS%E4%BD%BF%E7%94%A8%E5%85%A5%E9%97%A8.md#从环境说到搭建第一个工程

2019-01-12 19:02:48 255

原创 FPGA学习笔记(三)——Verilog时序逻辑设计与验证

主要讲解了同步清零和异步清零以及如何编写程序及仿真? //时序逻辑module counter( clk, en, clr, cnt_value); input clk;//时钟信号 input en;//复位信号 input clr;//清零信号 output [3:0] cnt_value; reg [3:0] cnt;//计数器 //异步清零 always...

2019-01-08 22:25:15 1888

原创 FPGA学习笔记(二)——verilog 语法讲解

Verilog语法介绍:数字电路中主要有组合逻辑和时序逻辑两种电路。组合逻辑:多路选择器、译码器、加法器、乘法器等;时序逻辑:最基本的是计数器。Verilog文件的基本结构:一个文件中可以包含多个模块。////方法1//模块声明 模块名 端口列表module mux2 (a,b,sel,out,io);//端口属性定义 input [7:0] a; input [7:0] ...

2019-01-08 20:13:32 1783

原创 持续更新——DSP TMSC320C6000 和 CCS3.3 随笔记录

1、DSP CCS工程文件构成(1) 源文件(*.c *.asm)(2) 头文件(*.h *.inc)(3) cmd文件分为2种。一种是用来分配RAM空间的,用来将程序下载到RAM内调试,因为开发过程中大部分时间在调试程序,因此多用这类cmd;  一种是分配Flash空间的,当程序调试完毕后,需要将其烧写到Flash中固化。 (4)库文件(*.lib *.dll) 库文...

2019-01-06 22:26:29 836

转载 CC3.3编译器优化器选项

参考链接:https://www.cnblogs.com/mfc1207/p/3759771.html1、首先打开我们自己的工程。工程文件若显示为黄色的,则表示此文件默认优化选项被修改。(默认的是O0)2、右击文件选择File Specific Options选项,在弹出的对话框中选择Compiler,继续选择Basic,点开Opt Level的下拉菜单,这里我们就可以看到优化五个选项...

2019-01-06 16:03:12 858 1

原创 FPGA学习笔记(一)——FPGA学习入门

之前一直都是自己看书学习FPGA,例如:云创工作室《Verilog HDL 硬件描述语言程序设计与实践教程》,该书主要讲了如何使用ISE和Modelsim进行编程,很详细,初学者可以对整个FPGA开发流程有个大概了解。夏宇闻《Verilog 数字系统设计教程》,该书主要讲解了Verilog HDL语法知识,可以作为Verilog  HDL语言入门。但是,我做项目时,还是以c++的思路编程,没有...

2019-01-04 11:05:13 4432

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除