1.仿真环境设置
Quartus ii 中调用modelsim,首次使用modelsim时设置
在tools–>options–>General–>EDA Tool Option中设置好Modelsim的安装文件的路径
2.设置EDA仿真工具
Assignments - settings - EDA Tool settings Simulation选择modelsim 语言选择VHDL
3.生成顶层模块vhd文件
Bdf文件无法直接调用modelsim,在顶层bdf界面自动生成顶层vhd代码
File-create-creat hdl design file from current file
生成的vhd文件添加进工程并设置为顶层文件。删除工程中的bdf文件。(否则存在两个同名模块会出现编译错误)
4.生成testbench文件
Processing - start -start test bench template writer
把生成的testbench文件添加到工程里Assignments - settings - simulation
Testbench路径为: 工程目录 - simulation - modelsim - TLMP_PvInverter_C.vht
5.编写testbench文件
主要的工作是加入要输入的信号以及输出的时间。
6.开始modelsim仿真
注意:仿真必须在顶层文件界面下进行。