在计算机应用领域CMl,LVDS和CML电平应用区别

本文详细介绍了LVDS和CML两种高速数据传输逻辑电平的技术原理和特点,并对其在高速串行通信系统中的传输性能进行了比较。LVDS适合并行和较低速串行通信,而CML支持更高的数据传输速率且输入输出电路匹配良好。对于高速串行链接的设计者来说,选择合适的信号逻辑标准是关键考虑因素。
摘要由CSDN通过智能技术生成

第29卷第8期2008年8月

MICROCOMPUTERAPPLICATIONS

微 计 算 机 应 用

Vol129No18

Aug12008

LVDS和CML电平在高速串行连接中的应用

闫景富 李淑秋

(1中科院声学所

1,2

1

北京 100190 2 北京 摘要:高速串行通信系统中,、。LVDS和CML、特点进行了详细介绍,对它们的串行传输性能作了比较,关键词:LVD TheApplicationofCMLandLVDSforHigh-speedSerialLinks

YANJingfu1,2,LIShuqiu1

(1InstituteofAcoustics,CAS,Beijing,100190 2GraduateSchoolofCAS,Beijing,100190)

Abstract:Boththepowerconsumptionandthesignaltransmissiondistanceandspeedisvariedduetothedifferentsignallogicstandardinthehigh-speedserialcommunicationsystem1CMLandLVDSaretwopopulartechnologiesinhigh-speeddatatransmission1Inthispapertheprincipleandthefeatureofthetwologicareintroducedindetail,andthecomparisonoftheirqualityindatatransmissionisproduced1Inaddition,therecommendedinterconnectingcircuitisprovided1Keywords:LVDS,CML,High-SpeedSeriallinks,Inerfacecircuit

1 前言

随着高速数据传输业务需求的不断增加,芯片间、电路板间的信号传输互连问题变得越来越重要,欲想

信号能够在不同电路单元之间达到有效可靠地传输,信号在传送过程中所采取的逻辑电平形式是最值得关注的关键技术之一。针对不同系统对数据传输量、实时性、传输距离、功耗等要求的不同,设计者可以选取不同的信号逻辑,其中LVDS和CML就是两种常见的用于高速数据传输的逻辑电平。

LVDS是一种低功率、低成本的信号传输技术,广泛应用于并行和相对较低速串行的通信系统中,在速率超过1Gbit/s

1-118-png_6_0_0_45_1114_37_23_841.5_1155-200-0-428-200.jpg

的场合下,LVDS的应用受到了限制。CML是所有高速数据接口中最简单的一种,其输入和输出电路是匹配好的,并且支持更高的数据传输速率。

2 LVDS和CML介绍

LVDS(Low-VoltageDifferentialSignals)即低压差分信号是ANSI/TIA/EIA-644-A指定的低压差分信

号传输接口电路的电气特性。典型的LVDS驱动器/接收器工作原理如图1所示。LVDS的驱动器由驱动差分线对的电流源组成,电流在215-415mA之间。由于LVDS接收器具有很高的输入阻抗,因此驱动器输出

Ω的匹配电阻,从而在接收器的输入端产生250-450mV电压。的电流几乎全部流经位于接收器内部的100

假设处于某一逻辑状态时,整个电路的电流方向如图中所示,那么逻辑改变时,驱动器中另外两个CMOS管 本文于

2006-03-03收到。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值