UG949_引言

UltraFast设计方法

虽说ug949是UltraFast设计方法的文档,但我更觉得它更像是是对7系列芯片以及配套的工具软件Vivado的一种解释,因为新的开发思想和设计哲学早已包含在芯片和软件里,这篇文档要做的是用文字表现出来,使开发人员“最大限度提高系统集成和设计实现生产力”。文档内容相当全面,但是比较梗概,本系列我想做的事情就是提取干货,补充细节。

设计方法需求

该设计方法强调了在日益复杂的产品要求下,如何快速高效、低风险、低成本完成产品开发的需求,这是站在市场的层面,工程管理人员的角度来思考问题,因此,“Vivado被设计实现UltraFast设计方法部分自动化,例如DRC规则检查、HDL模板和XDC约束”、经验证的IP Core、时序分析等;
这也要求开发人员不能仅仅局限于模块设计以下的内容,也要了解工程的整体需求和规划,以及PCB和器件底层的细节,把最顶层的设计的优先级放置的最高,因为越到后面,改版和补救的能力就越可怜。
在这里插入图片描述
“要确保从一开始就正确而且要在早期阶段就关注设计目标,如果设计没有满足目标要求,Xilinx不建议在实现阶段尝试设计反复去寻找解决方案,而是建议重新分析综合和设计输入”
在这里插入图片描述
并且Vivado把时序和IP看得非常重要,可能时序问题非常耗费时间,基于IP开发能大量节省时间吧,所以该方法介绍了充足的时序收敛和IP配置使用的说明。
在这里插入图片描述
在这里插入图片描述

总结

Vivado相比于ISE还是有相当大的区别,不仅仅芯片架构上有所不同,更重要的是设计方法的改变,这是一种更偏向于ASIC的设计思想,整体设计围绕基于同一模型–设计检查点(DCP),默认不同时钟路径为相关,约束集采取数字IC设计主流的Tcl语言的子集XDC,等等。
另外,该方法也介绍了很多嵌入式、功耗分析、信号完整性的内容,非常实惠。

  • 1
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值