FPGA基本结构与内部资源

一、目前主流FPGA都采用了SRAM工艺的查找表(LUT)结构,LUT本质上就是一个RAM。


二、FPAG内部组成部分主要有:可编程输入/输出块(IOB)可配置逻辑块(CLB)嵌入式块RAM(BRAM)丰富的布线资源底层内嵌功能资源内嵌专用硬核资源等。

(1)、可编程输入/输出块:为了便于管理和适应多种电器标准,FPGA的IOB被划分为若干个组(bank),每个bank的接口标准由其接口电压VCCO决定,一个bank只能有一种VCCO,但不同bank的VCCO可以不同。只有相同电气标准的端口才能连接在一起,VCCO电压相同是接口标准的基本条件。

(2)、可配置逻辑块:由查找表和可编程寄存器组成,查找表完成纯组合逻辑功能,内部寄存器可配置成触发器或锁存器。

(3)、嵌入式块RAM:可以配置成单端口RAM、双端口RAM、内容地址存储器(CAM)以及FIFO等常用存储结构。

(4)、丰富的布线资源:布线资源连通FPGA内部的所有单元,而连线的长度和工艺决定着信号在连线上的驱动能力和传输速度。主要分为四类:全局布线资源、长线资源、短线资源、分布式布线资源。

(5)、底层内嵌的功能单元:主要包括DLL、PLL、DSP、CPU等,现在越来越丰富的内嵌的功能单元,使得FPGA成为了系统级的设计工具,使其具备了软硬件联合设计的能力,逐步向SOC平台过渡。

(6)、内嵌专用硬核资源:内嵌的专用硬核是相对底层软核而言的,指FPGA处理能力强大的硬核,等效于ASIC电路。主要有乘法器、串并收发器、PCI-E、以太网控制器等。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值