【数电】信号逻辑电平

信号的逻辑电平经历了从单端信号到差分信号、从低速信号到高速信号的发展过程。最基本的单端信号逻辑电平为CMOS、TTL,在此基础上随着电压摆幅的降低,出现LVCMOS、LVTTL等逻辑电平,随着信号速率的提升又出现ECL、PECL、LVPECL、LVDS、CML等差分信号逻辑电平。

1.信号逻辑电平参数概念定义

逻辑电平是指数字信号电压的高、低电平,相关参数定义如下:
(1)输入高电平门限Vih: 保证逻辑门的输入为高电平时所允许的最小输入高电平
当输入电平高于Vih时,则认为输入电平为高电平;  
(2)输入低电平门限Vil:保证逻辑门的输入为低电平时所允许的最大输入低电平
当输入电平低于Vil时,则认为输入电平为低电平;  
(3)输出高电平门限Voh:保证逻辑门的输出为高电平时的输出电平的最小值
逻辑门的输出为高电平时的电平值都必须大于此Voh;  
(4)输出低电平门限Vol:保证逻辑门的输出为低电平时的输出电平的最大值
逻辑门的输出为低电平时的电平值都必须小于此Vol;  
(5)阈值电平Vt:数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动
作时的电平。它是一个介于Vil、Vih之间的电压值;对于CMOS电路的阈值电平,基本
上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平>Vih,
输入低电平 < Vil。

Tips:阈值电平只是用来表征数字电路芯片的特性,实际硬件电路设计过程中具有实
际意义的是Vih和Vil。

对于一般的逻辑电平,Vih、Vil、Voh、Vol以及Vt的关系为:Voh>Vih>Vt>Vil >Vol  
(1)Ioh:逻辑门输出为高电平时的负载电流(为拉电流);  
(2)Iol:逻辑门输出为低电平时的负载电流(为灌电流);  
(3)Iih:逻辑门输入为高电平时的电流(为灌电流);  
(4)Iil:逻辑门输入为低电平时的电流(为拉电流)。

2.常见信号逻辑电平参数

常用的逻辑电平有:TTLCMOS、ECL、PECL、LVDS、LVPECL、RS232
RS422、RS485、CML、SSTL、HSTL等。
(1)TTL和CMOS的逻辑电平按典型电压可分为四类:5V系列、3.3V系列、2.5V系列
和1.8V系列,3.3V的TTL电平和CMOS电平通常称为LVTTL和LVCMOS;  
(2)RS232/RS422/RS485是串口(UART)的电平标准,RS232是单端输入输出,RS422
和RS485是差分输入输出;  
(3)ECL、PECL、LVPECL、LVDS、CML是差分输入输出电平;  
(4)SSTL主要用于DDR存储器,HSTL主要用于QDR存储器;

在这里插入图片描述
重点关注TTL、RS232、RS485

S232接口的电气特征
  在RS-232-C中任何一条信号线的电压均为负逻辑关系。即:逻辑“1”为-3到-15V;逻辑“0”为+3到+15V。
RS-232-C接口连接器一般使用型号为DB-9插头座,通常插头在DCE端,插座在DTE端。PC机的RS-232口为9芯针插座。一些设备与PC机连接的RS-232接口,因为不使用对方的传送控制信号,只需要三条接口线,即“发送数据TXD”、“接收数据RXD”和“信号地GND”。RS-232传输线采用屏蔽双绞线。

RS485的电气特性
  RS485采用差分信号负逻辑,逻辑"1”以两线间的电压差为-(2-6)V表示;逻辑"0"以两线间的电压差为+(2~6)V表示。接口信号电平比RS-232-C降低了,就不易损坏接口电路的芯片, 且该电平与TTL电平兼容,可方便与TTL电路连接。RS-485的数据最高传输速率为10Mbps。

TTL电平
TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑“1”,0V等价于逻辑“0”,这被称做TTL(晶体管-晶体管逻辑电平Transistor-Transistor Logic)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值