1、 快表TLB:在虚拟存储器中,必须先访问一次主存去查页表,在访问主存才能取得数据,相当于访存速度降低了一般。而段页式虚拟存储器中,既要查找段表也要查找页表。
2、 依据程序执行的局部性原理,在一段时间内总是经常访问某些页,若把这些页对应的页表项存放在高速缓冲器组成的块表中,则可明显提高效率。相应地把放在主存中的页表称为满表。块表只是慢表的一个副本,而且只存放了慢表中很少的一部分。
3、 查找时,快表和慢表同时进行,快表由于根据内容指定地址,一般使用相联存储器。若快表中有此逻辑页号,则很快能找到对应的物理页号,送入主存地址寄存器,并使慢表的查找作废。
4、在同时具有虚拟页式存储器(有TLB)和Cache的系统中,访问顺序为TLB—》页表—》Cache->主存。CPU发出访存命令(逻辑地址),先查找TLB和Page,将逻辑地址转换为物理地址,再查找对应的Cache块(与主存查找并行)。若Cache命中,则说明所需页面已调入主存,Page必然命中,但TLB不一定命中;若Cache不命中,并不能说明所需页面未调入主存,和TLB和Page命中与否没有联系。若Page不命中,说明所需页面未调入主存,当然Cache和主存页不会命中,需要执行调页策略。
37快表TLB
最新推荐文章于 2024-06-30 18:21:36 发布