6. 内存管理
内存管理单元(MMU)将输入地址转换为输出地址。这种转换基于 Cortex®-X925 核心内部寄存器和翻译表中可用的地址映射和内存属性信息。MMU 还控制内存访问权限、内存排序和每个内存区域的缓存策略。
地址转换从输入地址到输出地址被描述为一个地址转换阶段。Cortex®-X925 核心可以执行:
- 阶段 1 转换,将输入虚拟地址(VA)转换为输出物理地址(PA)或中间物理地址(IPA)。
- 阶段 2 转换,将输入 IPA 转换为输出 PA。
- 结合阶段 1 和阶段 2 转换,将输入 VA 转换为 IPA,然后将该 IPA 转换为输出 PA。Cortex®-X925 核心为每个转换阶段执行翻译表遍历。
除了将输入地址转换为输出地址外,地址转换阶段还定义了输出地址的内存属性。在两阶段转换中,阶段 2 转换可以修改阶段 1 转换定义的属性。地址转换阶段可以被禁用或绕过,核心可以为禁用和绕过的转换阶段定义内存属性。
每个地址转换阶段使用内存映射翻译表中保存的地址转换和相关内存属性。翻译表条目可以被缓存到翻译后备缓冲区(TLB)中。翻译表条目使 MMU 能够提供细粒度的内存系统控制和控制表遍历硬件。
有关更多信息,请参见 Arm® A-profile 架构参考手册。