晶振如何产生数字时钟信号

MCU时钟引脚外部会接一个晶振和两个电容就能构成我们的芯片需要的数字时钟电路(方波动画),今天就来和大家分享下,这个电路晶振是如何产生数字时钟的。

首先晶振产生时钟电路其实我们只看到了外面一部分,还有一部分在芯片的内部,芯片内部包含了一个反相器(非门)和反馈电阻,这个电路我们也称之为皮尔斯振荡器。

这个反馈电阻一般比较大,是MΩ级别的,它的作用是在反相器Vin=Vout=VDD/2时偏置反相器,使反向其的初始状态在一个线性工作区,是起振的一个关键器件。

有的时候我们还会在外面加一个串联的电阻。这个是为了限制晶振的激励功率的。

降低石英晶体的驱动功率,以防止超过石英晶体的容许驱动功率。

首先我们来看下这个电路,

反相器输入输出是相反的,通过反馈电阻反相器的输出应该是一直输出一个方波。输入信号是一个共模电压约为VCC/2,并且在共模电压很小范围扰动的波形。输出方波的频率在没有外围器件时由电路自身的参数决定,主要是芯片的寄生电容和外部的这个电阻。大家可以看下这个实测图片,反相器的供电电压为3.3V,输入信号的共模电压大概1.58V.

当加载晶体两端的电压信号的频率等于它的谐振频率时,信号的阻抗最小最容易通过它,其它频率的信号衰减很大。

所以晶振就从输出信号中筛选除了f0频率的信号,又将这个信号作为输入,从而我们在输出上可以看到稳定的振荡信号。这里这个信号一般就可以用作我们数字信号的时钟了。

  • 1
    点赞
  • 11
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

小鱼教你模数电

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值