FIFO
jevonone
数字芯片设计工程师
展开
-
关于FIFO的深度计算
1、FIFO深度计算 例如(对于同步fifo,每100个cycle可以写入80个数据,每10个cycle可以读出8个数据,fifo的深度至少为? ) 参考网址:https://blog.csdn.net/times_poem/article/details/51917648 首先 要确实FIFO的应用场景 并且最终要保证在最极端的情况下,仍不是发生溢出以及空数据的情况。如果数据...原创 2019-07-07 15:04:14 · 3097 阅读 · 0 评论 -
quartus软件中FIFO配置过程
FIFO的配置过程介绍 1、建立FIFO 2、建立一个新的 3、找到FIFO 选择Verilog hdl 并命名。 4、然后到了设置界面 这里包括:位宽设置为16,深度设置为1024,选择输入时钟与输出时钟不同。 然后,选择默认 5、然后选择输出的信号 第三页(第二页默认),因为这是同步FIFO即读写频率一致,所以不需要考虑是否处在数据溢出或者空的情况,只需要设置足够的FIFO深度即可。...原创 2019-07-07 15:10:53 · 5575 阅读 · 1 评论