RISCV SOC项目(基于蜂鸟E203开源RISCV CPU)

起因

快年底了,会有一些空余时间,准备抽出一些时间实现一个基于RISCV的SOC芯片,完成之前给自己设定的目标。

准备

1)ZYNQ 7010开发板
之前读研的时候购买的领航者ZYNQ 7010开发板(工作忙,放置3年了。。。)
在这里插入图片描述
2)E203 RISCV 开源CPU CORE
链接:https://github.com/riscv-mcu/e203_hbirdv2
第二版蜂鸟E203 RISCV开源CPU RTL

目标

1)可摄像及显示功能的RISCV SOC芯片
2)通过系统操作端跑通实时采集及显示实时功能
3)开源
4)在2023年之前完成

过程

第一步、将E203项目移植到ZYNQ 7010开发板,并在FPGA上跑通
第二步、完成ov5640摄像及LCD显示模块RTL
第三步、在FPGA上实现基于RISCV的原型验证:摄像及显示功能

  • 0
    点赞
  • 10
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值