基于FPGA的DDS在安路TD和EG4A20BG256上的实现(序)

FPGA 国产之光——上海安路科技

前言


此系列文章是电子信息工程专业大三下学期的暑期小学期设计,本次设计是利用国产的FPGA软硬件环境实现DDS频率发生器的设计。
功能介绍
数字频率合成器在很多领域如数字信号处理、通信都有非常重要的应用。如今最常见的三种频率合成技术是直接频率合成(DS)、锁相频 率合 成(PLL)、直接数字频率合成(DDS)。其中,相对带宽较大、分辨率很高、相位连续性非常好、频率转换时间极短等都是DDS最大的优点。本设计主要基于上海安路科技的软件环境TD、开发板FA301,采用Verilog语言,研究直接数字频率合成技术的结构、原理,并进行 实物测试,最终实现了能产生正弦波、方波、三角波等波形。
正文链接
下面给出正文链接:

基于FPGA的DDS在安路TD和EG4A20BG256上的实现(一)
基于FPGA的DDS在安路TD和EG4A20BG256上的实现(二)
基于FPGA的DDS在Modelsim与TD的联合仿真(三)
基于FPGA的DDS在安路TD和EG4A20BG256上遇到的问题及解决方法(四)


参与人员

weixin_44535413
weixin_47325928
weixin_44870248

特别鸣谢


本文主要参考syyzuiqiang的博客“基于FPGA的DDS在Vivado中仿真以及在ZYNQ7020上板的实现(1)”、“基于FPGA的DDS在Vivado中仿真以及在ZYNQ7020上板的实现(2)”、“基于FPGA的DDS在Vivado中仿真以及在ZYNQ7020上板的实现(3)——2020版本的部分问题补充”

1.这里给出(1)的链接:基于FPGA的DDS在Vivado中仿真以及在ZYNQ7020上板的实现(1)
2.syyzuiqiang的博客:syyzuiqiang


特别感谢学校与老师的大力支持。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值