nLint自动运行脚本

#top_module=tb_lookup_table_top
rsfile=/home/eda/Desktop/nLintLog/nrules_li_v1.04.rs
nLint_opts=-gui -verilog -2001 -beauty \
	   -detail -auto_compile on -out output.log
# nLint_opts=-gui -verilog -2001 -beauty -detail -ex_clk -l lint.log -sorts &

all:clean nlit

nlit:
	nLint ${nLint_opts} -rs ${rsfile} -f filelist.f &
#	nLint ${nLint_opts} -top ${top_module} -rs ${rsfile} -f filelist.f
clean:
	rm -rf *.log *Log *DB *++

###---Any error or warning message, please refer to "/home/eda/Desktop/nLintLog/nLintLog/compiler.log"---###
  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
Spyglass nLint脚本是一种用于执行芯片设计验证的工具。Spyglass nLint是一种全面的RTL (Register Transfer Level,寄存器传输级)设计分析工具,它专注于芯片设计中的结构、规模、建模和约束方面的问题。 Spyglass nLint脚本允许设计工程师自动化执行各种验证任务,以确保设计的质量和功能性。它基于脚本语言,在执行前定义了一系列的分析和检查规则。 在编写Spyglass nLint脚本时,工程师可以定义各种规则,以检查设计中的各种问题。这些规则可以包括层次结构检查、时序逻辑问题检查、信号命名规范检查、电源和接地规范检查等。脚本还允许用户自定义验证项目,以满足特定设计需求。 Spyglass nLint脚本的执行过程可以分为以下几个步骤:首先,工程师需要加载设计文件和约束文件。然后,根据需要配置脚本参数和规则。接下来,执行脚本,开始验证分析。最后,获取并分析验证结果,以识别设计中的错误和问题。 通过使用Spyglass nLint脚本,工程师可以快速发现设计中的问题,并采取适当的措施进行修复。这有助于提高芯片设计的质量和可靠性。同时,脚本自动化执行也帮助节省了大量的时间和人力资源。 总而言之,Spyglass nLint脚本是一种用于自动化执行芯片设计验证任务的工具,通过定义和执行一系列分析和检查规则,快速发现并解决设计中的问题,从而提高设计质量。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值