nLint忽略检查指定的filelist

根据nLint工具的文档描述:
-df是不关心disgard指定文件(文件,即*.v
-uf是不关心制定文件里的文件列表,(文件列表,即*.f;文件,即*.v

但是,经过试验证明,
1. include的调用,nlint不识别;
2. -uf里的文件列表,也不支持filelist的嵌套。

综上所述,最佳方式是。
1. find /project/last_rls/common-libs/ -name "*.v" > ignore.f
2. nLint命令参数里,加入-uf ignore.f【最好是 nLint命令参数的末尾,因为考虑到incdir、define等设置,需要在前面顺序编译。】

  • 0
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
FPGA代码规则检查工具NLINT是一种辅助设计师进行硬件开发的代码静态分析工具。它可以对设计中的代码进行自动化的规则检查,这些规则覆盖了FPGA设计中的各个方面,包括语法错误、时序问题、电路连接问题等等。 首先,NLINT可以帮助我们发现代码中的语法错误。在设计FPGA时,我们需要使用硬件描述语言(HDL)来描述电路功能,常用的有VHDL和Verilog。编写代码时不可避免地会出现一些拼写错误、标点错误等,NLINT可以通过静态分析代码来检查这些错误,从而避免编译时产生错误或警告信息。 其次,NLINT还可以检查设计中的时序问题。当我们设计FPGA时,硬件电路中的信号是按照时间顺序进行传递的,信号的延迟和时序关系需要被正确处理。NLINT可以分析代码中的时钟域切换、数据路径延迟等问题,及时发现潜在的时序违规,提醒设计师进行修正,保证电路的正确功能。 此外,NLINT还可以进行电路连接问题的检查。在FPGA设计中,模块之间的连接是非常重要的,而且连接错误可能导致功能错误或者损坏硬件设备。NLINT可以检查诸如端口异常连接、数据类型不匹配、信号命名不规范等问题,帮助设计师避免潜在的连接错误,确保电路的正常工作。 总之,NLINT是一种重要的FPGA代码规则检查工具,它可以帮助设计师发现代码中的语法错误、时序问题和电路连接问题等,确保设计的FPGA电路能够正常工作。通过使用NLINT,设计师可以减少人为的错误,提高开发效率和设计质量。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值