1.译码
●使能:允许输入信号通过,即当使能信号有效时电路才能正常工作,类似于一个保险装置。
●非使能:与使能意义相反。
●有效电平:使断言为真的电平,可以是高电平也可以是低电平。
以上三个电路中,使能的有效电平均为1。
●译码:将n位编码转换为m位编码,每一个有效的输入编码产生唯一一个输出编码,并且有n ≤ m ≤ 2^n。
2.译码器
2.1译码器
●译码器:实现译码功能的电路称为译码器。
1).二进制1-2译码器:
2).二进制2-4译码器:
●二进制译码器:每一个D对应一个最小项,通过n个输入的组合产生2^n个最小项,对应n个输出,故称之为二进制译码器。
●多位二进制译码器的输入可以使用层次化设计方法设计,如下面的6-64二进制译码器:
1).第一层:6-64二进制译码器
2).第二层:两个3-8二进制译码器
3).第三层:一个2-4二进制译码器和一个1-2二进制译码器
●层次化设计:
优点:降低设计复杂度,重用已经设计好的较小的模块,大大节省成本,而且电路规模越大,效果越明显。
缺点:电路的层次越多,速度越慢。
2.2用译码器实现其他功能电路:
例:用译码器和或门实现1位全加器电路。
●方法:
●1).根据电路功能列出输出对应的表达式。
●2).根据表达式列出真值表。(如果能直接列出真值表可忽略第一步)
●3).找出目标输出对应的最小项,当最小项的个数较少(小于等于M个)时,可将对应最小项用或门连接;较多时(大于M个)可用或非门连接。M = 2^(n-1)