![](https://img-blog.csdnimg.cn/20190927151124774.png?x-oss-process=image/resize,m_fixed,h_224,w_224)
PADS Logic&Layout
PADS Logic&Layout
香菜葱不吃芹菜
宁静致远、阅读、学习
展开
-
PADS Layout打不开文件reading binary file 90% 只能router打开20230815
最后只能D:\PADSV24\PADS Projects 打开之前的备份文件了。然后打开导出sc文件 重新建PCB 导入asc文件解决问题。reading binary file 卡死90%后续做项目每次都要备份 另存为或者文件夹复制一份。可以用router,但还是没法ayout打开。ctrl+s 保存也没用了。原创 2023-08-15 18:03:35 · 685 阅读 · 0 评论 -
PADS 出gerber 20230628
PADS gerber输出原创 2023-06-28 15:36:34 · 300 阅读 · 0 评论 -
Pads Logic 、AD转Orcad
pads logic转AD,AD转ORCAD。点击Translate没反应?1.原理图格式未转换ascii。PADS导出版本:9.0。ORcad版本:17.2。AD版本:21.7.2。原创 2022-10-27 09:47:18 · 2439 阅读 · 0 评论 -
PADS PCB 按ctrl卡住
这是微软输入法的锅。解决办法方法1.打开兼容性方法2.换输入法原创 2022-04-13 11:21:15 · 839 阅读 · 0 评论 -
PADS 9.5 LOGIC打开闪退解决方法
右键管理员身份运行原创 2022-04-13 10:31:40 · 1974 阅读 · 0 评论 -
fatal run-time error. Press OK to close the program
解决办法1:将文件存放的路径改为英文路径(成功了)解决方法2:重装 (没用)解决方法三:导出asc文件 重新导入(没用)奇怪的是之前一直都是用中文的路径存放文件都可以,现在突然不行了...原创 2022-03-22 21:41:26 · 1132 阅读 · 0 评论 -
Fatal run time error“ router 保存时自动关闭
完美解决PADS的“Fatal run time error" - Pads/PowerPCB论坛router 保存时自动关闭原创 2023-04-21 11:22:37 · 221 阅读 · 0 评论 -
pad问题待解决
原创 2022-01-08 13:04:32 · 376 阅读 · 0 评论 -
can‘t find part type item<$OSR_SYMS>
需要添加一下pads自带的一个库,名字为common位置在安装目录SDD_HOME\Libraries\common原创 2021-12-31 11:31:30 · 1343 阅读 · 0 评论 -
PADS铺铜铺不上
1.:设置分割平面2.添加需要分割的电源未添加的网络及时添加了相应的copperplane也没法铺铜原创 2021-12-22 20:32:49 · 4889 阅读 · 0 评论 -
PADS Can‘t find part Type item
Logic里的原理图用的库是库A,但是到layout里查看库的时候发现没有库A,把库A添加进去后,再导入Netlist就一切正常了!转载 2021-12-21 15:52:59 · 478 阅读 · 0 评论 -
PADS 原理图edit part 出现Unused pin 5/2删不掉
原因:由于5PIN的原理图加在了SOT-23-6的封装导致出现Unusedpin解决方法:需要将SOT-23-6 Unassign就删掉了原创 2021-12-21 15:14:02 · 300 阅读 · 0 评论 -
latium design rules exist
Layout里设置了规则 要去掉原创 2021-12-16 14:18:22 · 443 阅读 · 0 评论 -
PADS GND过孔铺铜变成十字了
勾选 Floodovervias原创 2021-12-09 17:06:10 · 2061 阅读 · 0 评论 -
BOM 流程
1.PADSlogic画原理图时,强制一种类型只用一种CAE Decals和一种PCB Decals2.注意参数Part Type、ReferenceDesignator、Comment/Value值、PCB Decals3.注意JLCcode方便贴片用。4.注意元器件有没有货。5.批量修改Part Type、Comment/Value值、PCB Decals、然后生成BOM进行整理...原创 2021-10-14 11:18:54 · 422 阅读 · 0 评论 -
Maximum database coordinate exceeded. One possible cause for this error is when DXF is imported with
问题:设置公制输出2000DXF导入PADS出现Maximum database coordinate exceeded. One possible cause for this error is when DXF is imported with different unitsthen it was exported.提示分析:由于导入的文件范围过大解决方法:只导入需要的板框即可...原创 2021-10-13 14:23:20 · 816 阅读 · 0 评论 -
PADS Logic使用注意事项
1.同类型元器件(如电阻、电容等)使用相同的CAEDecals,方便BOM生成2.同类型的元器件的封装PCB Decals只使用一个(如C0603 R0603 L0603 ESD0603 LED0603),不用用太多,方便导入PCB的时候修改原创 2021-10-12 10:18:10 · 236 阅读 · 0 评论 -
PADS 改了PCB Decals ECO TO PCB封装没变?
问题:PADS 改了PCB Decals ECO TO PCB封装没变解决方法1:勾选Compare PCB Decal Assignment,如上图方法2:删掉其他PCB匹配封装Logic选中元器件->Edit Part选中EditElectrical只保留一个然后重新ECO TO PCB结论:方法1更方便...原创 2021-10-09 14:43:35 · 1168 阅读 · 1 评论 -
PADS 9.5 acs文件导入失败
导入asc文件失败1.新建PCB2.Setup->Layers Setup->MaxLayersOK重新导入asc文件原创 2021-10-09 13:21:57 · 1862 阅读 · 0 评论 -
PADS Logic批量修改添加显示隐藏Value、Comment值、 封装
PADS Logic批量修改添加显示隐藏Value、Comment值、 封装ProjectExploreer->选择CAE Decalcs,选中其中任意一个->Ctrl+Q打开Part Properties->选中Visibility、Attributes、PCB Decals进行相应的修改如下图:同理选中PCB Decalcs也可以进行操作...原创 2021-10-08 13:51:45 · 3587 阅读 · 0 评论 -
fatal data base error number 2017
问题:PADS元器件编辑editpart或者删除之后就会出现fatal data base error number 2017方法1:把PCB 文件转入PADS Router 中,随便编辑下,再保存,就好了。之后返回PADS Layout 就不会强制 关闭了。测试:方法1没用--------------------------------------------------------方法2导出ascii文件,再新建一个PCB 文件,然后导入就可以ECO删除元器件了测试:...原创 2021-10-08 10:52:11 · 1251 阅读 · 0 评论 -
数字电路EMC 设计
1 .EMI 产生&抑制原理EMI 产生是 电磁干扰源 通过 耦合路径 将能量传递给 敏感系统 造成。导线/公共地线传导、通过空间辐射、通过近场耦合三种基本形式。EMI 的危害:降低传输信号质量电路或设备造成干扰、破坏设备不能满足电磁兼容标准指标要求。抑制EMI,数字电路的EMI 设计应按下列原则进行:* 根据相关EMC/EMI 技术规范,将指标分解到单板电路,分级控制。* 从EMI 的三要素即干扰源、能量耦合途径和敏感系统来控制,使电路有平坦的频响,保证...原创 2021-09-15 14:06:49 · 306 阅读 · 0 评论 -
PCB 布局布线规则
Bypass Cap 必须放置在相应pin 脚的正下方。AVCC-AP、VRP、VRA1、VRA2 网络上的到地电阻和电容必须单点接地。采用交驱时,HP-GND 需要从耳机端拉30mil 的走线到主控端在以上网络的单点接地点处连接。 PCB走线优先走晶振,晶振电路接近IC,与主控晶振出线PIN 的距离<300mil。 CPU中间接地焊盘建议用“井”字连接,以减小过孔的阻抗。 充电电路layout 注意事项,整个环路尽量短,距离<180mil PMIC底层地平面处理:给底层尽量完整的地平面原创 2021-09-08 11:48:32 · 2496 阅读 · 0 评论 -
OrCAD part更新元器件属性value值等完 转PADS logic属性未更新,在cadence更新属性的时候最好选用Use instances
OrCAD->Edit->brower->part如果在occurrences里更新属性就会发现instance属性和occurrence属性不一样(properties下白色行和黄色行不一致),一致的方法一是Design->remove occurrence properties但是之前在occurrences更新的属性就会不见。所以更新属性的时候最好选用Use instances方法二是找到更新的值并且将黄色区域1的值复制到白色区域2 然后保存方法三.原创 2020-10-19 17:15:35 · 3196 阅读 · 0 评论 -
PADS Floating Connections or Subnets
空白地方网络 找到对应地方删掉就可以了原创 2020-04-10 10:22:36 · 236 阅读 · 0 评论 -
Orcad 多页原理图转PADS logic页显示不全
Orcad Capture CIS 页面右下角页属性中的page Count须设置为1Page Number设置为当前第几页 如12345原创 2020-04-09 11:28:15 · 857 阅读 · 0 评论 -
为什么PADS原理图可以关联PCB,PCB却不能关联原理图
是因为忘记勾选了receive selection原创 2021-06-25 21:50:50 · 1612 阅读 · 0 评论 -
PADS Layout 布局经验
通常条件,所有元件均放在顶层,只有在顶层元件过密时,才能将一些高度有限并且发热量小的器件如贴片电阻、贴片电容、贴IC等放在底层。 元器件/导线间可能存在较高的电位差,应加大距离,以免因放电、击穿而引起意外短路。 带高电压的元件应尽量布置在调试时手不易触及的地方。 板边缘的元件,离板边缘至少有2个板厚的距离,一般不小于2mm 信号尽可能保持一致的方向,输入在左边,输出在右边 PADS layout设置按下’u‘’m‘设置单位为mil,按下GD25 G25设置网格大小,移动元器件方便对准按照各个功能.原创 2020-09-25 14:55:06 · 7060 阅读 · 0 评论