目录
晶体管级数字电路设计专栏目录_XMJYBY的博客-CSDN博客
在时序电路的设计中,当有效状态数小于总状态数时,如果不考虑无效状态的影响,时序就有可能在无效状态中形成无效循环,这也是在设计时必须考虑自启动问题的原因。
使用常规方法解决自启动问题,需要反复修改逻辑表达式以及卡诺图,直至得到的逻辑表达式能使所有的无效状态进入到有效循环当中,这样的设计方法效率很低。介于以上出现的问题,本文对如何利用卡诺图快速解决自启动问题进行详细阐述。
目录
晶体管级数字电路设计专栏目录_XMJYBY的博客-CSDN博客
在时序电路的设计中,当有效状态数小于总状态数时,如果不考虑无效状态的影响,时序就有可能在无效状态中形成无效循环,这也是在设计时必须考虑自启动问题的原因。
使用常规方法解决自启动问题,需要反复修改逻辑表达式以及卡诺图,直至得到的逻辑表达式能使所有的无效状态进入到有效循环当中,这样的设计方法效率很低。介于以上出现的问题,本文对如何利用卡诺图快速解决自启动问题进行详细阐述。