TI高速ADC基础 SLAA510(一)

本文的目的是介绍高速ADC相关的理论和知识,详细介绍了采样理论、数据手册指标、ADC选型准则和评估方法、时钟抖动和其它一些通用的系统级考虑。另外,一些用户希望通过交织、平均或抖动(dithering)技术进一步提升ADC的性能。

1. 引言
基本的ADC框图和术语如下图所示:在这里插入图片描述
2. 频谱性能术语
SNR:信噪比,是指基频功率与除去直流及前5次谐波的噪底功率之比,有些数据手册可能是要除掉前9次谐波。基频也叫信号或者载波。SNR的单位是dBc(当用基频的绝对作参考时);或者dBFS。
SFDR:无杂散动态范围。SFDR是基频功率与最高的杂散功率之比。
THD:总谐波失真。THD是基频功率与前5次谐波功率之比。THD在单位通常是dBc。与SNR类似,有的数据手册可能取前9次谐波来计算THD。
SINAD:信号噪声与失真。SINAD的单位可能是dBc或者dBFS。
ENOB:有效位数。
在这里插入图片描述
理想SNR=6.02*n+1.76,当n=ENOB时,理想SNR=SNR。对于理想ADC而言,由于没有谐波,其SINAD=SNR。
例如,设计师需要一个SINAD为75dB的ADC,则ENOB=(75-1.76)/6.02=12.2bits,那么至少要选14位甚至16位的ADC才能满足要求。
3. 奈奎斯特、混叠、欠采样、过采样和带宽
根据奈奎斯特采样定理,采样时钟频率至少是输入模拟信号频率的2倍。
过采样:采样频率大于信号频率的2倍,即FIN<FS/2。FS/2即奈奎斯特频率。
欠采样:信号频率大于奈奎斯特频率。此时,会导致混叠。
混叠并非一无是处,它可以将高频信号混频到低频信号,可以省去额外的混频器,以减少系统功耗和成本,但前提是必须慎重考虑频率规划和ADC选型。
在这里插入图片描述
从上图可知,在ADC选型时,需要考虑如下两点:
A:ADC满足期望的频率规划
B:输入模拟信号的带宽小于ADC的奈奎斯特频率
另外,ADC的带宽还要满足输入模拟信号的频率需求。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值