[英飞凌TLF35584QVVS2]
TLF35584_SPI:
- 1 Overview
- 2 Block Diagram
- 3 Pin Configuration
- 4 General Product Characteristics
- 5 Wake Function 唤醒功能
- 6 Pre Regulators 预调节器
- 7 Post Regulators 后置调节器
- 8 Monitoring Function
- 9 Standby LDO and Internal Supplies 备用 LDO 和内部电源
- 10 Wake Up Timer
- 11 State Machine
-
- 11.1 Introduction
- 11.2 Description of States 状态描述
- 11.3 状态之间的转换
- 11.4 Reaction on detected faults 对检测到的故障的反应
-
- 11.4.1 Stay in current State 保持当前状态
- 11.4.2 Transition into INIT State
- 11.4.3 Transition into FAILSAFE State
-
- 11.4.3.1 INIT -> FAILSAFE state due to detected fault
- 11.4.3.2 XXXX -> INIT -> FAILSAFE state due to detected fault
- 11.4.3.3 NORMAL -> FAILSAFE state due to detected fault
- 11.4.3.4 STANDBY -> FAILSAFE state due to detected fault
- 11.4.3.5 SLEEP -> FAILSAFE state due to Fault
- 11.4.3.6 WAKE -> FAILSAFE state due to detected fault
- 11.4.3.7 Transition into FAILSAFE state due to thermal shutdown
- 11.4.4 Transition into POWERDOWN-state
- 11.5 Electrical Characteristics
- 11.6 (略) Built In Self Test (BIST) Features 内置自测试 (BIST) 功能
- 11.7 Microcontroller Programming Support
- 12 Safe State Control Function 安全状态控制功能
-
- 12.1 Introduction
- 12.2 Electrical Characteristics
- 12.3 Reaction On Microprocessor Safety Management Unit (SMU - Pin ERR): 微处理器安全管理单元(SMU - 引脚 ERR)的反应:
- 12.4 Reaction On Error Triggered State Transitions 对错误触发状态转换的反应
- 12.5 Reaction On Window Watchdog Output (WWO)
- 12.6 Reaction On Functional Watchdog Output (FWO)
- 12.7 Reaction On Thermal Shutdown (TSD) 热关断反应 (TSD)
- 13 SPI - Serial Peripheral Interface SPI - 串行外设接口
- 14 Interrupt Generation 中断产生
- 15 Window Watchdog And Functional Watchdog
-
- 15.1 Introduction
- 15.2 Window Watchdog
-
- 15.2.1 Timing Diagrams 时序图
-
- 15.2.1.1 Normal operation: Correct triggering 正常操作:正确触发
- 15.2.1.2 Fault operation: No trigger in open window after initialization 故障操作:初始化后打开窗口无触发
- 15.2.1.3 Fault operation: No trigger in Open Window in steady state 故障操作:稳定状态下开窗无触发
- 15.2.1.4 Fault operation: False trigger in Closed Window after initialization 故障操作:初始化后关闭窗口中错误触发
- 15.2.1.5 Fault operation: False trigger in Closed Window in steady state 故障操作:稳态关闭窗口中的误触发
- 15.2.2 Electrical characteristics
- 15.3 Functional Watchdog
- 16 Application Information 应用信息
- 17 Package Outlines 封装外形
1 Overview
• 高效多电压电源芯片
• 串行升压和降压前置稳压器,适用于 3.0 至 40 V 的宽输入电压范围,具有完整的性能和较低的总体功耗
• 用于通信电源的低压降后置稳压器 5.0V/200mA(命名为LDO_Com)
• 用于 µC 电源的低压降后置稳压器 5.0 V/600 mA (TLF35584xxVS1) 或 3.3 V/600 mA (TLF35584xxVS2)(名为 LDO_µC)
• 提供使能、同步输出信号和电压监控(在器件内部添加到复位功能) )用于核心电源的可选外部后置稳压器
• ADC 电源参考电压 5.0 V +/- 1%,150 mA 电流能力(名为 Volt_Ref)
• 两个用于传感器电源的跟踪器,每个跟踪器提供 150 mA 电流能力(称为 Tracker 1)和跟踪器 2)
• 备用稳压器 5.0 V/10 mA (TLF35584xxVS1) 或 3.3 V/10 mA (TLF35584xxVS2)(名为 LDO_Stby)
• 具有复位功能的独立电压监控块
• 可配置功能和窗口看门狗
• 16 位 SPI
• 安全状态通过两个具有可编程延迟的安全状态信号进行控制
• 输入电压监控(过压关闭)
• 绿色产品(符合 RoHS 标准)
• 符合 ISO26262 标准
• 符合 AEC 标准
2 Block Diagram
3 Pin Configuration
3.1 Pin Assignment - PG-VQFN-48
- BSG: Boost driver ground将此引脚连接至外部电流检测电阻的低端,以将驱动器噪声从敏感接地去耦。如果不使用升压预调节器选项,则接地。
- VST Supply voltage standby regulator, input: 将此输入连接到电源(电池),并在引脚和地之间连接反向保护二极管和电容。 建议使用EMC滤波器。
- ENA Enable Input: 该引脚上的正边沿信号将唤醒器件。 如果不使用连接到地面。
- WAK Wake/Inhibit Input:该引脚上定义长度的高电平信号将唤醒器件。 如果不使用连接到地面。
- QST Output standby LDO: 尽可能靠近引脚连接一个电容
- AG1 Analogue ground, pin 1: 模拟地,引脚
- AG2 Analogue ground, pin 2: 直接将此引脚(低欧姆和低电感)接地
- AGS1 Analogue ground, safety, pin1: 直接将此引脚(低欧姆和低电感)接地。如果使用安全开关,则直接连接到所用NMOS的源极。
- AGS2 Analogue ground, safety, pin 2: 直接将此引脚(低欧姆和低电感)接地。如果使用安全开关,则直接连接到所用NMOS的源极。
- SS2 Safe state signal 2: 安全状态输出信号2,将应用程序设置为安全状态。 信号延迟 SS1,延迟可通过SPI命令调整
- SS1 Safe state signal 1: 安全状态输出信号1,将应用程序设置为安全状态。
- SDI Serial peripheral interface, signal data input: 串行外设接口,信号数据输入:SPI信号端口,连接到微处理器的SPI端口“数据输出”以在SPI通信期间接收命令。
- SDO Serial peripheral interface, signal data output: 串行外设接口,信号数据输出:SPI信号端口,连接微处理器的SPI端口“数据输入”以在SPI通信期间发送状态信息
- SCL Serial peripheral interface, signal clock: 串行外设接口,信号时钟:SPI信号端口,连接到微处理器的SPI端口“时钟”,为器件提供时钟以进行SPI通信。
- SCS Serial peripheral interface, signal chip select: 串行外设接口,信号片选:SPI信令端口,连接到微处理器的SPI端口“芯片选择”以寻址SPI通信设备
- WDI Watchdog input, trigger signal: 输入触发信号,将微处理器的“触发信号输出”连接到该引脚。在未使用的情况下保持打开状态(内部下拉)。
- ROT Reset output: 具有内部上拉电阻的开漏极结构。该引脚的低电平信号表示复位事件。
- INT Interrupt signal: 推挽级。该引脚的低电平脉冲表示中断,微处理器应读出SPI状态寄存器。连接到微处理器内核电源电压的不可屏蔽中断端口(NMI)。
- SYN Synchronization output signal:将此输出连接至可选的外部开关模式后置稳压器同步输入。该信号以相位或移位180°(可通过SPI命令选择)传递降压调节器开关频率。开关模式后置稳压器应与上升沿同步。 如果不使用,请保持打开状态。
- ERR Error signal input:来自微处理器安全管理单元(SMU,微处理器的内部故障检测)的错误信号输入将微处理器的“错误信号输出”连接到该引脚。
- EVC Enable external post regulator for core supply: 将此引脚连接至外部后置稳压器的使能输入。 如果不使用,请保持打开状态
- MPS Microcontroller programming support pin:微控制器编程支持引脚:将该引脚拉至地进行操作。该引脚可用于微控制器调试和编程目的。详情请参见第11.7章
- SEC Configuration pin for external post regulator for core supply:如果不使用选件外部稳压器,将此引脚接地。 如果使用选件外部后置调节器,请保持打开状态
- FRE Frequency adjustment pin: 将引脚连接到低频范围的地或在高频范围内保持开路
- STU Configuration pin for step up converter: 如果不使用选件升压预调节器,将此引脚接地。 如果使用可选升压预调节器,请保持打开状态
- VCI Input for optional external post regulator output voltage (core supply): 连接一个外部电阻分压器,以调节复位输出信号ROT的过压和欠压阈值。如果不使用选件外置调压器,请保持开路
- GST Gate stress pin: 不适合客户使用。直接将此引脚(低欧姆和低电感)接地
- AG3 Analogue ground, pin 3:直接将此引脚(低欧姆和低电感)接地
- QVR Output voltage reference: 尽可能靠近引脚连接一个电容。
- QUC Output LDO_uC supply (micro processor supply): 尽可能靠近引脚连接一个电容。
- QCO utput LDO_communication supply: 尽可能靠近引脚连接一个电容。
- QT2 Output tracker 2: 尽可能靠近引脚连接一个电容。
- QT1 Output tracker 1: 尽可能靠近引脚连接一个电容。
- N.C. Internally not connected:没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号
- N.C. Internally not connected:没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号
- N.C. Internally not connected:没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号
- FB1 Step down pre regulator feedback input plus input for linear post regulators and trackers, pin1:(降低预调节器反馈输入,加上线性后置调节器和跟踪器的输入,引脚1:) 将降压前稳压器输出滤波器的电容与低欧姆和低电感连接直接连接到该引脚。 始终与FB2引脚并联
- FB2 Step down pre regulator feedback input plus input for linear post regulators and trackers, pin 2:(针对线性后置调节器和跟踪器,降低预调节器反馈输入和输入,引脚2:) 将降压前稳压器输出滤波器的电容与低欧姆和低电感连接直接连接到该引脚。 始终与FB1引脚并联
- N.C. Internally not connected:没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号
- PG2 Step down pre regulator power ground, pin 2:直接连接此引脚(低欧姆和低电感)到地和预调节器输出电容负极。 始终与PG1引脚并联
- PG1 Step down pre regulator power ground, pin 1: 直接连接此引脚(低欧姆和低电感)到地和预调节器输出电容负极。 始终与PG2引脚并联
- SW1 Step down pre regulator power stage output, pin 1: 将此引脚直接连接(低电阻和低电感)至预稳压器输出滤波器。 始终与引脚SW2并联连接
- N.C. Internally not connected:没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号
- N.C. Internally not connected:没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号
- VS1 Supply voltage step down pre regulator, pin 1, input:将此输入与VS2并联连接至升压预调节器的输出。如果不使用升压预调节器选项,则与VS2并联连接,在引脚和地之间提供带反向保护二极管和电容的(电池)电压。 建议使用EMC滤波器。
- DRG Driver output for external step up regulator power stage, connect to gate: 升压预调节器低压侧开关门:连接到外部N沟道MOSFET的栅极,线路要笔直且尽可能短。如果不使用升压预调节器选项,请保持打开状态
- RSH Sense resistor for external step up regulator power stage, high side: 将此引脚连接至外部电流检测电阻的高端,以确定通过外部N沟道MOSFET的最大电流阈值。 如果不使用升压预调节器选项,则接地。
- RSL Sense resistor for external step up regulator power stage, low side: 将此引脚连接至外部电流检测电阻的低端,以确定通过外部N沟道MOSFET的最大电流阈值。 如果不使用升压预调节器选项,则接地
EP1 Edge pin no 1: 请保持该引脚下面的区域没有接地或其他信号,不要将此引脚焊接到地或任何其他信号。该引脚必须保持无焊接
EP2 Edge pin no 2:请保持该引脚下面的区域没有接地或其他信号,不要将此引脚焊接到地或任何其他信号。 该引脚必须保持无焊接
EP3 Edge pin no 3: 请保持该引脚下面的区域没有接地或其他信号,不要将此引脚焊接到地或任何其他信号。 该引脚必须保持无焊接
EP4 Edge pin no 4: 请保持该引脚下面的区域没有接地或其他信号,不要将此引脚焊接到地或任何其他信号。 该引脚必须保持无焊接
GND Cooling Tab. 冷却片。内部连接到GND
4 General Product Characteristics
4.1 Absolute Maximum Ratings 绝对最大额定值
Notes
- 超过此处列出的应力可能会对设备造成永久性损坏。长时间暴露在绝对最大额定值条件下可能会影响器件的可靠性。
- 集成保护功能旨在防止 IC 在数据表中描述的故障条件下被损坏。故障情况被视为“超出”正常工作范围。保护功能不适用于连续重复操作。
4.2 Functional Range
电源电压范围为V Bat = 3 - 40 V(降压预调节器之前激活升压预调节器)
启动TLF 35584需要最低输入电压为V VS = 6.0V的引脚VSx。(没有升压预调节器激活)
结温Tj -40 - 150 °C
4.3 Thermal Resistance 热阻
4.4 Quiescent Current Consumption
静态电流消耗1)VVS =6.0 V至40 V,Tj = -40 ° C至+150 ° C,所有电压相对于地,正电流流入引脚(除非另有说明)
所有静态电流参数均在Tj≤ 85°C和10 V ≤ VVS ≤ 28 V条件下测量,零负载且所有可选选项(输出、看门狗、定时器、升压转换器)均关闭。
5 Wake Function 唤醒功能
5.1 Introduction
TLF35584在连接到电池时自动开启(上电复位POR),并进入INIT状态,在此状态下将对器件进行配置。配置成功后,器件将通过SPI命令进入NORMAL状态。从NORMAL或WAKE状态,器件可以通过SPI命令进入低功耗状态(睡眠或待机)。 WAK和ENA信号是离开低功耗状态(或故障安全状态)的外部触发器。
Wake (pin WAK - level triggered) / Enable (pin ENA - edge triggered)
唤醒(WAK引脚-电平触发)/使能(ENA引脚-边沿触发)
WAK和ENA输入引脚支持电池电压电平。电压高于VWAK,hi的信号施加在WAK引脚tWAK,min表示有效唤醒信号。上升时间为tENA,rise的ENA引脚正向沿也表示有效唤醒信号。
有效的唤醒信号将使设备从待机状态进入初始状态,从睡眠状态进入唤醒状态,或从故障安全状态进入初始状态。
WAK引脚上的低电平信号VWAK,lo以及ENA引脚上的负向沿不会对状态机产生影响,也不会启动状态之间的转换。
如果在从NORMAL(正常)状态到SLEEP(睡眠)状态的转换阶段检测到有效的唤醒信号,则设备将启动到WAKE(唤醒)状态的转换并生成中断。
如果在从正常状态到待机状态的过渡阶段检测到有效的唤醒信号,则设备将启动到INIT状态的过渡,并将生成复位(ROT)。
在发送SPI转换命令之前,无需将ENA引脚置于VENA,thrlo以下。即使ENA引脚为高电平(高于VENA,thrhi),SPI转换命令仍将使器件进入睡眠或待机状态。
有关详细信息,请参阅第11章状态机。
5.2 Electrical Characteristics Enable Signal 电气特性 使能信号
启用上限阈值
启用较低阈值
使能阈值滞后
使能信号,上升时间
使能信号,最小高电平时间
使能高输入电流
使能低输入电流
5.3 Electrical Characteristics Wake Signal 电气特性 唤醒信号
唤醒上限
唤醒下限
唤醒信号滞后
唤醒信号,最小长度
唤醒高输入电流
唤醒低输入电流
5.4 Typical Performance Characteristics 典型性能特征
使能输入阈值电压 VENA,th 与结温 Tj,唤醒输入阈值电压 VWAK,th 与结温 Tj
6 Pre Regulators 预调节器
6.1 Introduction
前置稳压器必须保持稳定且恒定的中间电路电压,以便为后续的后置稳压器供电。它由两个独立的稳压器组成: 一个升压转换器,前面有一个外部功率级,用于维持后面的降压转换器的最小输入电压。
通过将引脚 STU 接地,可以停用升压转换器(如果不需要)。将 STU 引脚保持开路会激活升压调节器。
降压调节器频率可以通过将引脚 FRE 保持开路(对于高开关频率范围)或连接到 GND(对于低开关频率范围)来预设。
降压转换器持续开启,提供稳定的中间电路电压VPREREG,为后续的后置稳压器供电。升压转换器直接连接到输入电压VBat。它仅在低输入电压条件(即起动)期间,当输入电压降至阈值 VPRE_REG,boost,UV 以下时运行,以保持输入电压足够高,以供后续降压调节器使用。低输入电压条件意味着 VSx 引脚上的输入电压太低,无法提供指定限制内的中间电路电压 VPREREG。连接到输入电压路径的内部比较器检测何时开启升压转换器的阈值。如果输入电压高于升压转换器输出电压(开启升压转换器的阈值),则内部比较器将停用该调节器。内部逻辑会在需要时打开(并再次关闭)升压转换器。
6.2 Step Up Regulator 升压稳压器
6.2.1 Functional description功能描述
异步升压预稳压器在工作时提供比输入电压更高的输出电压。
只要电源电压太低而无法在后置调节器输出上实现标称值,就会出现这种情况。升压预调节器输出电压将远低于标称电源(电池)电压,以确保他仅在低输入电压条件下工作。
如果应用不需要升压功能,则可以跳过外部功率元件(Mosfet、二极管),可以根据应用要求调整滤波器元件。
6.2.2 Electrical characteristics
预调节器升压输出电压
OC 阈值外部检测电阻
低侧检测输入电流
高侧检测输入电流
输入欠压阈值
输入欠压阈值迟滞
栅极驱动器峰值拉电流
栅极驱动器峰值灌电流
栅极驱动器输出上升时间
栅极驱动器输出下降时间
栅极驱动器输出电压
最大占空比
消隐时间
不受生产测试的影响.
6.3 Step Down Regulator 降压稳压器
6.3.1 Functional description
同步降压前置稳压器持续运行,提供稳定的中间电路电压,为后续后置稳压器供电。内部功率级由同步 P 沟道(高压侧)和 N 沟道(低压侧)Mosfets 组成。为了启动,实现了软启动功能。
调节环路在电压模式下运行。
在正常负载条件下,调节器以脉宽调制 (PWM) 模式运行。在轻负载条件下,它将在脉冲频率调制 (PFM) 模式下运行,以最大限度地减少内部电流消耗(仅在睡眠状态下,不在正常、唤醒或初始化状态下)。
降压稳压器的输出滤波器的尺寸必须确保最大输出电压纹波为 100 mV,以便与后置稳压器指定的 PSRR 一致。
PSRR :电源电压抑制比(Power Supply Rejection Ratio)
6.3.2 Electrical characteristics
输出电压
输出电压
功率级高侧开关导通电阻
功率级低侧开关导通电阻
降压峰值超过电流限制
SW上升时间
SW下降时间
最大占空比
最短接通时间
软启动斜坡(VPRE_REG,BUCK 从 VPREREG,nominal 5% 上升至 95%; 2.2 MHz 开关频率,空载)
软启动斜坡
从 PWM 转换到 PFM 的电流阈值
从 PFM 转换到 PWM 的电流阈值
超温警告阈值
过温关断阈值
过温传感器迟滞
6.3.3 Typical Performance Characteristics
预稳压器输出电压 VPreReg 与结温 Tj(FRE 引脚:开路),预稳压器输出电压 VPreReg 与结温 Tj(FRE 引脚:GND)
预稳压器输出电压 VPreReg 与负载电流 IPreReg(FRE 引脚:开路), 预稳压器输出电压 VPreReg 与负载电流 IPreReg(FRE 引脚:GND)
预稳压器输出电压 VPreReg 与电源电压 VVS(FRE 引脚:开路), 预稳压器输出电压 VPreReg 与电源电压 VVS(FRE 引脚:GND)
高侧开关导通电阻 RON、HS 与电源电压 VVS , 低侧开关导通电阻 RON、LS 与电源电压 VVS
PreReg 动态负载响应(2mA 至 500mA)(FRE 引脚:开路;VPreReg,nom = 5.8 V) , PreReg 动态负载响应(2mA 至 500mA)(FRE 引脚:GND;VPreReg,nom = 5.8 V)
6.4 Frequency setting 频率设定
6.4.1 Introduction
频率源为升压预调节器和降压预调节器提供恒定频率。降压预调节器的同步电源开关将直接以频率 fOSC 进行切换。
通过将引脚 FRE 保持开路,可以将降压预调节器的频率范围设置为高开关频率范围,或者通过将引脚 FRE 连接到 GND,将降压预调节器的频率范围设置为低开关频率范围。开关频率将设置为所选频率范围的默认值。或者可以通过 SPI 命令 (BCK_FREQ_CHANGE) 对其进行微调,或者可以激活扩频选项 (BCK_FRE_SPREAD)。
升压预调节器的开关频率范围低于降压预调节器的开关频率范围。
如果 SEC 引脚保持开路,则降压前置稳压器的开关频率由 SYN 引脚提供,用于 µC 内核电源的可选外部开关模式后置稳压器。
PFM 模式下不支持同步功能。
TLF35584 无法同步到外部频率源。
6.4.2 Electrical characteristics frequency setting
Electrical Characteristics: Oscillator 电气特性:振荡器
升压频率范围
降压低频范围
降压高频范围
6.4.3 Typical Performance Characteristics
升压开关频率 fOSC,step-up与结温 Tj(FRE-引脚:开路), 降压开关频率 fOSC,step-down与结温 Tj(FRE-引脚:GND)
降压开关频率 fOSC,step-down与结温 Tj(FRE 引脚:开路)
7 Post Regulators 后置调节器
7.1 Introduction
TLF35584 包括多个线性低压降后置稳压器和跟踪器,并可在需要时为 µC 内核电源连接外部后置稳压器。
线性后置调节器和跟踪器由 FBx 引脚供电。稳压器模块的带隙 1 为 µC 电源 LDO(引脚 QUC)、通信电源 LDO(引脚 QCO)和参考电压源(引脚 QVR)的误差放大器提供参考值。跟踪器从参考电压源(引脚 QVR)获取参考值。跟踪器 1 和 2 的输出电压(出现在引脚 QT1 和 QT2 处)跟随参考电压源 Volt_Ref,但有一个小下降。
可以添加一个额外的外部后置稳压器来为微处理器提供核心电源。如果使用此选项,则配置引脚 SEC 必须保持开路。如果不使用该选项,则引脚 SEC 必须接地。
后置调节器将连接到外部并使用其自己的参考电压,输入由前置调节器输出电压 VPREREG 馈送(与引脚 FBx 处的值类似)。后置稳压器由引脚 EVC 处的高信号启用,并由引脚 EVC 处的低信号关闭。 SYN 引脚提供同步信号(同相或与降压预调节器信号相移 180 度),以供开关模式后调节器使用。
后置稳压器的所有输出电压均连接至电压监控功能(请参阅Monitoring Function监控功能一章)。
如果出现过压,相关后置调节器将关闭,关闭信号由电压监控功能生成。
7.2 µ-Processor Supply µ 处理器电源 QUC
7.2.1 Functional description
线性低压降稳压器 LDO_µC 为微处理器电源提供精确的 3.3 V 或 5.0 V 输出电压。
调节器由提供稳定电压的中间电路电压 VPREREG 供电。输出电压 VQUC(位于 QUC 引脚)由误差放大器控制。将实际值与来自调节器带隙 1 的参考电压进行比较。控制环路的稳定性取决于负载电流、输出电容的特性和芯片温度。为确保稳定运行,应根据表 10“电气特性”中的规定要求(电容值和串联电阻 ESR)选择输出电容器。下图所示的输入电容是降压前置稳压器的输出滤波电容。
安装保护电路以防止稳压器和应用程序损坏:
• 为了保护LDO_μC 的传输元件免受过载影响,电流限制会将输出电流限制在指定的最大限值。电流感测通过电流镜完成,不使用感测电阻。当达到最大电流条件时,电流将被限制,因此输出电压将降低。调节器具有接地短路保护。
• 输出电压由电压监控器监控。如果 QUC 引脚过压,LDO_μC 将关闭,器件将进入故障安全状态。该事件将存储在 SPI 状态寄存器 (MONSF1) 中。如果 QUC 引脚欠压,器件将进入 INIT 状态,ROT 引脚将被拉低,事件将存储在 SPI 状态寄存器 (MONSF2) 中。如果输出欠压,稳压器不会关闭,且输出欠压小于对地短路检测时间 tStG。如果欠压持续时间超过 tStG,器件将进入故障安全状态。该事件也将存储在 SPI 状态寄存器 (MONSF0) 中。
• 该调节器有一个专用温度传感器。如果功率级温度超过预警阈值,中断将指示此事件,并将其存储在 SPI 状态寄存器 (OTWRNSF) 中。如果功率级温度超过温度关断阈值,器件将进入 FAILSAFE 状态,稳压器将关闭,并且事件将存储在 SPI 状态寄存器 (OTFAIL) 中。由于温度关闭而导致的关闭时间至少为一秒。
如果器件进入 FAILSAFE 状态,则 ROT 被拉低并关闭所有电源。
如果器件进入待机状态,LDO_μC 将关闭。
更多详细信息请参阅第 11 章State Machine状态机。
7.2.2 Electrical characteristics
输出电压 TLF35584xxVS1
输出电压 TLF35584xxVS2
输出电流限制
压降 TLF35584xxVS1
压降 TLF35584xxVS2
负载调节 TLF35584xxVS1
负载调节 TLF35584xxVS2
电源纹波抑制
输出电容
输出电容、ESR
超温警告阈值
过温关断阈值
过温传感器迟滞
7.2.3 Typical Performance Characteristics
QUC 输出电压 VQUC 与结温 Tj (TLF35584xxVS1) , QUC 输出电压 VQUC 与结温 Tj (TLF35584xxVS2)
QUC 输出电压 VQUC 与负载电流 IQUC (TLF35584xxVS1) , QUC 输出电压 VQUC 与负载电流 IQUC (TLF35584xxVS2)
QUC 压差电压 Vdr,QUC 与负载电流 IQUC (TLF35584xxVS1) , QUC 压差电压 Vdr,QUC 与负载电流 IQUC (TLF35584xxVS2)
QUC 动态负载响应(1mA 至 400mA) TLF35584xxVS1(VQUC,标称 = 5.0V) , QUC 动态负载响应(1mA 至 400mA) TLF35584xxVS2(VQUC,标称 = 3.3V)
QUC Dynamic Load Response (1mA to 600mA) TLF35584xxVS1 (VQUC,nom = 5.0 V)
, QUC Dynamic Load Response (1mA to 600mA) TLF35584xxVS2 (VQUC,nom = 3.3 V)
7.3 Communication Supply 通信电源QCO
7.3.1 Functional description
线性低压降稳压器 LDO_Com 为通信电源提供精确的 5.0 V 输出电压。
调节器由中间电路电压 VPREREG 供电,提供稳定电压。输出电压 VQCO(在 QCO 引脚)由误差放大器控制。将实际值与来自调节器带隙 1 的参考电压进行比较。控制环路的稳定性取决于负载电流、输出电容的特性和芯片温度。为确保稳定运行,应根据表 11“电气特性”中的规定要求(电容值和串联电阻 ESR)选择输出电容器。下图所示的输入电容是降压前置稳压器的输出滤波电容。
安装保护电路以防止稳压器和应用程序损坏:
• 为了保护LDO_Com 的传输元件免受过载影响,电流限制会将输出电流限制在指定的最大限值。电流感测通过电流镜完成,不使用感测电阻。当达到最大电流条件时,电流将被限制,因此输出电压将降低。调节器具有接地短路保护。
• 输出电压由电压监控器监控。如果 QCO 引脚过压,LDO_Com 将关闭,该事件将通过中断指示并存储在 SPI 状态寄存器 (MONSF1) 中。如果 QCO 引脚欠压,该事件将通过中断指示并存储在 SPI 状态寄存器 (MONSF2) 中。如果输出欠压,稳压器不会关闭,且输出欠压小于对地短路检测时间 tStG。如果欠压持续时间超过 tStG,稳压器将关闭。该事件将被存储在 SPI 状态寄存器(MONSF0)中,并且将生成中断。
• 该调节器有一个专用温度传感器。如果功率级温度超过预警阈值,中断将指示此事件,并将其存储在 SPI 状态寄存器 (OTWRNSF) 中。如果功率级温度超过温度关断阈值,该事件将存储在 SPI 状态寄存器 (OTFAIL) 中,稳压器将关闭并生成中断。
温度关闭后,LDO_Com 可通过 SPI 命令重新启用。
稳压器 LDO_Com 在待机和故障安全状态下关闭。在 INIT、SLEEP、NORMAL 和 WAKE 状态下,LDO_Com 的打开或关闭取决于 SPI 配置。
更多详细信息请参阅第 11 章状态机。
7.3.2 Electrical characteristics
输出电压
输出电流限制
电压降
负载调整率
电源纹波抑制
输出电容
输出电容、ESR
超温警告阈值
过温关断阈值
过温传感器迟滞
7.3.3 Typical Performance Characteristics
QCO 输出电压 VQCO 与结温 Tj , QCO 输出电压 VQCO 与负载电流 IQCO
QCO 压差 Vdr,QCO 与负载电流 IQCO , QCO 动态负载响应(1mA 至 100mA)(VQCO,nom = 5.0 V)
7.4 Voltage Reference 参考电压QVR
7.4.1 Functional description
线性低压降稳压器 Volt_Ref 提供高精度 5.0 V 输出电压作为电压基准。
调节器由中间电路电压 VPREREG 供电,提供稳定电压。引脚 QVR 的输出电压 VQVR 由误差放大器控制。将实际值与来自调节器带隙 1 的参考电压进行比较。控制环路的稳定性取决于负载电流、输出电容的特性和芯片温度。为确保稳定运行,应根据表 12“电气特性”中的规定要求(电容值和串联电阻 ESR)选择输出电容器。下图所示的输入电容是降压前置稳压器的输出滤波电容。
安装保护电路以防止稳压器和应用程序损坏:
• 为了保护Volt_Ref 的传输元件免受过载影响,电流限制会将输出电流限制在指定的最大限值。电流感测通过电流镜完成,不使用感测电阻。如果达到最大电流条件,电流将受到限制,因此输出电压将降低。调节器具有接地短路保护。
• 输出电压由电压监控器监控。如果 QVR 引脚过压,LDO Volt_Ref 将关闭,器件将进入 FAILSAFE 状态。该事件将存储在 SPI 状态寄存器 (MONSF1) 中。如果引脚 QVR 欠压,该事件将通过中断指示并存储在 SPI 状态寄存器 (MONSF2) 中。如果输出欠压,稳压器不会关闭,且输出欠压小于对地短路检测时间 tStG。如果欠压持续时间超过 tStG,稳压器将关闭。该事件将被存储在 SPI 状态寄存器(MONSF0)中,并且将生成中断。
• 该调节器没有专用的温度传感器。芯片上的温度由位于 LDO_μC 和降压预调节器的其他温度传感器感测。如果芯片温度超过预警阈值,中断将指示此事件,并将其存储在 SPI 状态寄存器 (OTWRNSF) 中。如果芯片温度超过温度关断阈值,稳压器将关闭。温度关闭时间至少为一秒。 LDO Volt_Ref 过载(检测到超过 1ms 的过流)将通过中断指示,并将其存储在 SPI 状态寄存器 (OTWRNSF) 中。
如果器件进入 FAILSAFE 状态,则 ROT 被拉低并关闭所有电源。
调节器 Volt_Ref 在待机和故障安全状态下关闭。在 INIT、SLEEP、NORMAL 和 WAKE 状态下,Volt_Ref 的打开或关闭取决于 SPI 配置。
更多详细信息请参阅第 11 章状态机。
7.4.2 Electrical characteristics
输出电压
输出电流限制
电压降
负载调整率
电源纹波抑制
输出电容
输出电容、ESR
7.4.3 Typical Performance Characteristics
QVR 输出电压 VQVR 与结温 Tj , QVR 输出电压 VQVR 与负载电流 IQVR
QVR 压差 Vdr,QVR 与负载电流 IQVR , QVR 动态负载响应(1mA 至 100mA)(VQVR,nom = 5.0 V)
7.5 Tracker 1 & 2 QTx
7.5.1 Functional description
线性跟踪器 1 和 2 提供具有非常高精度的传感器电源,参考电压参考输出(引脚 QVR)。
两个跟踪器均由中间电路电压 VPREREG 供电,该电压提供稳定的电压。引脚 QTx 处的输出电压 VQTx 由误差放大器控制。实际值与引脚 QVR 处的参考电压 VQVR 提供的参考电压进行比较。跟踪器输出电压跟随 Volt_Ref 输出,但降幅非常小。控制环路的稳定性取决于负载电流、输出电容的特性和芯片温度。为了确保稳定运行,每个跟踪器的输出电容器应根据表 13“电气特性”中的指定要求(电容值和电气串联电阻 ESR)进行选择。下图所示的输入电容是降压前置稳压器的输出滤波电容。
安装保护电路是为了防止损坏跟踪器和应用程序:
• 为了保护跟踪器的传输元件免受过载影响,电流限制会将输出电流限制在指定的最大限值。电流感测通过电流镜完成,不使用感测电阻。如果达到最大电流条件,电流将受到限制,因此输出电压将降低。跟踪器具有接地短路和电池电压短路保护。