ARM裸机编程系列----系统时钟与定时器

本文详细介绍了S5PV210处理器的时钟体系,包括4个倍频器APLL、MPLL、EPLL和VPLL。通过设置这些PLL和分频器,可以为不同部件提供所需的时钟。文中以具体步骤展示了如何设置时钟源、锁定时间、分频、PLL以及时钟开关,提供了详细的计算和寄存器配置,以实现系统时钟的精确控制。
摘要由CSDN通过智能技术生成

S5PV210时钟体系

S5PV210中包含3大类时钟domain,分别是主系统时钟domain (简称MSYS,下面将使用简称来进行相关讲解)、显示相关的时钟domain (DSYS)、外围设备的时钟domain (PSYS)。
1) MSYS:用来给cortex a8处理器,dram控制器,3D,IRAM,IROM,中断控制器等提供时钟;
2) DSYS:用来给显示相关的部件提供时钟,包括FIMC, FIMD, JPEG, and multimedia IPs;
3) PSYS:用来给外围设备提供时钟,如i2s, spi,i2c,uart等

S5PV210外接的晶振频率(简称Fin)为24MHz,通过时钟控制逻辑PLL可以提高系统时钟。S5PV210共有4个倍频器,即PLL,包括APLL(供MSYS使用),MPLL(供DSYS使用),EPLL(供PSYS使用),VPLL(供video相关的时钟使用)。3大类时钟domain中,可以使用不同的分频,使其给不同部件输出所需要的时钟,各类时钟的关系如下图:


如何确定各类时钟的值,datasheet上给出了参考值,我们按照参考值设置即可,各类时钟的参考值如下图:


S5PV210时钟设置参考值图

具体如何设置上述各种各样的时钟,可参考下图:

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值