【开卷】第一期(下) ​海思提前批数字芯片笔试(带解析)

本文分享了2022年海思提前批数字芯片笔试题,旨在帮助同学们应对日益激烈的IC行业招聘竞争。题目涵盖亚稳态、数字电路设计、综合、验证等多个方面,通过解答分析,揭示了笔试题目的重点和难点,鼓励大家积极刷题,提升技能。
摘要由CSDN通过智能技术生成

图片

图片

2022届的IC招聘,也来的太早了一些。应届生们刚刚办理完入职,各个企业的提前批招聘就突然启动。颇有秋招变夏招的架势。伴随着更多的非科班同学的转行,卷起来已成必然。而各个企业涉猎广泛的笔试题更是打了刚刚开始进行秋招准备的同学们一个措手不及。除了踏踏实实复习各项基础知识,书本以外,同学们对优秀笔试题的刷题欲望也不断高涨,特此推出【开卷】专辑,分享优秀的笔试真题,带同学们一起刷题,数字IC一起内卷!

图片

图片

【开卷】第一期:2022海思提前批数字芯片笔试题

图片

强烈建议大家在公众号回复:开卷

合集版本,已编辑好,大家可以直接拿来刷题

对答案存疑和发现错误的,欢迎私信讨论

单选题(2分)

1.关于亚稳态的描述错误的是()

A.多用几级寄存器打拍可以消除亚稳态。

B.亚稳态是极不稳定的,理论上来讲处在亚稳态的时间可以无限长。

C.亚稳态稳定到0或者1,是随机的,与输入没有必然的关系。

D.如果数据传输中不满足触发器的建文时间Tsu和保持时间Th,可能产生亚稳态。
 

答案:A 多级寄存器无法完全消除亚稳态

图片

2.一段程序如下,请问在45这个时刻上,A B的值各是多少()

fork

begin

A=1;

#20 A=0;

#30 A=1;

#50 A=0;

end

begin

B=1;

#20 B=0;

#30 B=1;

#50 B=0.

End

join

A.0,1

B.0,0

C.1,0

D.1,1

 
答案B fork-join的并行性

图片

3.下列关于综合的说法哪项是不正确的()

A.综合(Synthesis)简单地说就是将HDL代码转化为门级网表的过程

B.综合由Translation和Mapping两个步骤组成

C. Mapping把用GTECH库元件构成的电路映射到某一特定厂家的工艺库上

D. Translation是指把HDL语言描述的电路转化为用GTECH库元件组成的逻辑电路的过程

 

答案B Translation,Mapping,Optimization

图片

4.当功能覆盖率(Functional Coverage)达到100%,可以说明:()

A.DUT的功能点已经100%覆盖。

B.功能覆盖率(Functional Coverage)对应的DUT响应是正确的。

C.某些令人关注的情况已经得到测试覆盖。

D.验证工作可以结束

 

答案C

图片

5.使用相同时钟沿的同步数字电路,以下因素和最高工作频率无关的是:( )

A.触发器之间最长的组合逻辑

B.触发器的建立/保持时间

C.时钟低电平持续时间

D.逻辑块间互连布线长度

 

答案C 静态时序分析基础

图片

6.同步电路设计中出现setup time不满足&#

评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

数字IC打工人

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值