1、在Efinity Software中打开或新建一个工程,然后Open Interface Designer如下图红箭头指的图标所示。
图1
2、在左侧pll处右击Create Block,
图2
打开后如图3所示1、2处输入名子和pll锁定指示信号名称,3处输入输入的参考时钟,数值有效范围根据器件型号手册输入,4片倍频数,5处前置分频数,6处后置分频数,7要输出的clock数,最多3路。
图3
然后对于clock0,a处指定输出时钟的名称,b处理选择分频数,看是否得到自己想要的频率。(直心话不太好用)
图4
3、对于有多个PLL的器件,根据输入时钟选择相应位置的PLL。
4、在逻辑中的使用如下图5所示
图5