cadence的SMD pin to SMD pin spacing问题(元件本身的引脚间距过小造成的DRC错误)

在使用Allegro绘制PCB时遇到DRC错误,主要是规则设置与元件间距不符。解决方法包括调整规则设置,通过快捷键进入规则设置并修改间距,或者对元件添加Nodrc_Sym_Same_Pin属性以避免检查。
摘要由CSDN通过智能技术生成

在用allegro绘制PCB的时候,设定好间距,结果莫名奇妙的报DRC错误(参考Figure 1DRC错误),主要原因是规则设置和元件本身的间距存在差异。

                                                                Figure 1DRC错误
一、解决方法(修改规则)

1.1 进行规则设定,选择规则设置的快捷键进行规则设置,

 1.2 根据规则错误修改规则间距

二、解决方法(元件添加属性)

2.1 Edit->property或shift+F2选中元件

2.2 为元件添加Nodrc_Sym_Same_Pin属性

 

  • 0
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值