硬件大厂技术一面题目

在W35周报中分享了本科大三那会实习面试的题目,文章发布之后《【W35周报】看下这35个面试题你能答出多少?》,很多人在大话硬件群里让我写一下问题的答案。考虑到是面试的题目,用文章写出来可能会有一些相关信息的丢失,下面就针对面试官的提问,说一下当时是怎样回答的,并在其中加入现在我对这些问题的理解。

3904是什么三极管?

这个题目其实不在面试官提前准备好的题目中。当时我按照工作人员指示,坐到第一轮技术面的面试官前面位置上,面试官看我的手机号尾数是3904,然后就说,你的手机号是3904,那你说说看3904是什么三极管?

我若有所思,好像记得在画原理图时,经常会遇到2N3094这个三极管,然后就说,3904是NPN型三极管。面试官看我答对了,又问那3906是什么三极管?其实我没用过3904,也没用过3906三极管,但是从8050(NPN)和8550(PNP)以及9012(PNP)和9013(NPN)这些三级管的命名中推断,3906应该是PNP三极管。

这个问题是面试官临时增加的,考查的是对常见三级管的类型是否有了解,或者是想看看我们平时对用的器件是否真的掌握了它的特性。如果对平时遇到的问题,不做一些积累或者对常见的,基础知识不做阶段性的总结,可能会在下次遇到的时候还是不清楚。

画出buck电路,并分析工作原理。

这个是基本功了,没啥好解释的。当时就直接在他们准备的草稿纸上画出了Buck的拓扑图。但是现在,我想给大家推荐下面这张图的总结。以“电感”为中心,如果电感是接在输出端,就是Buck拓扑,接在输入端就是Boost拓扑,接在地端,就是Buck-Boost。有了这样的认识,看到拓扑就会有更好的理解。在公众号内直接回复开关电源就能获取完整的文档。
在这里插入图片描述

画出buck电路电感的波形,并解释下波形为什么是你画的这个样子?

画Buck电路电感波形时,我边回答边画图。电感波形在建立时和正常稳定的时,波形是不一样,要分两种状态来画。而且在电感稳定后的波形,还要分DCM,BCM,CCM,我这里只画CCM的波形。

在这里插入图片描述

电感怎么选择?为什么这么选?环形和工型磁芯的区别?

单纯针对开关电源电感选型就要写一篇文章来解释,这里借用之前我在公众号分享过的内容。

电感是高速电路设计中常用器件之一,按照电感在电路中起到的作用分类,电感在电路的作用主要有三类:

(1)滤波

电感和电容配合形成LC滤波器或者是π型滤波器。在设计滤波器截止频率时,需要关注LC电路会存在自谐振的问题,如果自谐振的频率在滤波频率范围内,那么可能会导致滤波后纹波增大。另外,电感的直流电阻会导致一定的压降存在。

(2)阻碍电流变化

共模电感,差模电感使用的原理就是通过电流流经线圈时,电感形成的磁场阻碍电流的变化。由于共模电感的同名端同向,电流流过时,电感线圈的磁场增强,对共模电流表现出巨大的阻碍作用。

(3)通直流,阻交流

电感阻抗的公示Z=jwL,当通过电感电流的交流分量频率越大,电感对电流阻碍作用越强,而对直流电流变现出来的阻抗就很小。

按照其在功能电路场合的使用,也可以分为三类:

(1)射频电感

(2)信号电感

(3)电源电感

在选择电感时,最基本是需要关注四个参数:

(1)电感值

(2)直流电阻

(3)自谐振频率

(4)额定电流

其中在自谐振频率中,电感的Q值是一个很重要的参数,Q值越大,电感的损耗越小。在额定电流中,要注意电感的饱和电流和温升电流这个两个参数。

电感在封装形式上主要有两种:

(1)屏蔽型

在这里插入图片描述

(2)非屏蔽型

在这里插入图片描述

非屏蔽电感的漆包线都是裸露在外部的,一般可以肉眼观察到线圈,没有磁屏蔽罩;屏蔽电感外面带有磁屏蔽罩,EMI效果好,能减小电感对外界的电磁干扰。在高速电路的电源设计中一般都是选用带屏蔽的电感,并且敏感的信号远离电感放置。

MOS管直接给PWM能否驱动?如果是单片机输出的PWM能否驱动?为什么?如果不能,用分立元器件画出可以驱动的电路?

不能直接驱动。这里我直接回答不能驱动的原因,是我猜到了面试官想考察什么东西。这个问题的背后有基本两个知识点:对MOS管开通阈值是否有了解;对三极管推挽电路是否清楚。

在回答不能驱动以后,我解释说,MOS管的阈值电压一般是4.5V左右,这里主要是针对常见的VGS=12V的NMOS,PMOS和低阈值电压另外说。而单片机的IO口一般是5V或者3.3V甚至1.8V,用这样的电压驱动MOS管,在开通电压、速率和驱动功率上存在不足。而且控制电路和电源MOS直连的话,还存在烧坏的危险,经常需要在MCU和MOS管之间增推挽电路。

Buck电路PCB布板的时候要注意哪些问题?

在学校毕竟没有做过产品,基本都是一些demo板,对信号完整性,EMC这些了解的也比较少。按照我当时的理解,就在草稿纸上画了下面的图。

然后回答面试官,Buck电路由于开关管的开通和关断,电感的充电和放电,会在PCB板上产生噪声,在布局时,要把输入电容和输出电容靠近开关管,电感放置,让拓扑内部的噪声被输入和输出的电容吸收。

在这里插入图片描述

基于当时的认知,只能回答上面那么多,但是现在来看,Buck电源的布局,在器件的摆放,环路面积,反馈电阻的放置等都要进行考虑。可以参考ADI对开关电源布局的检查单。

在这里插入图片描述

这里有个面试的小技巧,如果面试官提的问题,你发现直接回答比较困难,这个时候可以考虑在草稿纸上画出来,边画边分析,边画边整理自己的思路,避免直接开口就答,容易出现逻辑混乱的情况。

利用运放画一个积分电路,推出表达式。

积分和微分是运放最基础的几个电路,当时直接画上图,写出了表达式。

在这里插入图片描述

MOSFET器件怎么选型?

MOSFET器件在选型的时候,要考虑器件的耐压值,通流能力,开通阈值电压,导通电阻,结电容等方面的参数。这是当时回答的问题,如果换成现在的话,可能还会加上MOS的热阻,温升及散热,器件是否工作在安全区。

电解电容有极性,而聚酯薄膜电容、陶瓷电容、独石电容都没有极性?

电解电容的是用金属箔(铝/钽)作为正电极,金属箔的绝缘氧化层(氧化铝/钽五氧化物)作为电解质,电解电容以其正电极的不同,分为铝电解电容和钽电解电容。

铝电解电容的负电极由浸过电解质液(液态电解质)的薄纸/薄膜或电解质聚合物构成;钽电解电容的负电极采用二氧化锰。由于均以电解液作为负电极(注意区分电介质),电解电容器因而得名。

有极性的电解电容通常在电源电路或中频、低频电路中起到滤波,退耦,信号耦合以及时间常数设定、隔直通交等作用。金属氧化物具有单向导电性。

瓷片电容和电解电容的区别?

瓷片电容无极性,一般电容值都比较小,用来滤波高频的信号,瓷片电容内部的介质一般是固体,且稳定性相对较好。而电解电容内部是电解液作为介质,有极性,且电容值比较大,一般用来储存能量

高频下1000pF瓷片电容和10μF的区别?

当时的回答是,电容一定的条件下,频率越高,越容易通过,即阻抗越小。在频率一定的条件下,电容越大,越容易通过,即阻抗越小。解释可以利用公式:X=1/(2πfc)。

现在应该加上一点,在高频的时候,如果频率超过了电容的自谐振频率点,会由容性变成感性。1000pF的瓷片电容和10uF的谐振点不一样,可能会一个呈现感性,一个呈现容性,或者两个都成感性。

在这里插入图片描述

为什么一般电源电路一个大电容和一个小电容并联使用?

大电容储能,小电容去耦。大电容和小电容并联使用的深层次原因可以用阻抗来解释,X=1/(2πfc)。由于芯片内部开关管高速的开通和关断,会在电源管脚上产生SSN噪声,这个时候小电容越靠近芯片的die,越能将高频的噪声传到GND上,而同步开通和关断需要提供较大的电流供芯片使用,电源输入离芯片较远,只能通过就近的电容来补充能量,因此,需要一个大电容和小电容并联使用。

在这里插入图片描述

以上内容为技术一面的问题答案,由于面试不是书面做答,在回答问题的时,不需要面面俱到,但是要把面试官想要的答案核心内容回答出来。这些问题其实都不难,但是既要靠平时的积累,也要看面试现场是否能清楚地,清晰地表达出来。

更多内容关注大话硬件
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

大话硬件

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值