Video Processing subsystem例程分析

标题:Video Processing subsystem例程分析

来源:https://www.cnblogs.com/chensimin1990/p/7121963.html

整理:比特波特

714e5a81fa7461f75cc6c35700ee2750.png

 1.memory_ss模块

slave端口:

S00:

连接设备: microblaze_ss----M_AXI_DC

时钟来源: S01_ACLK---clk_out2(clock_and_reset)---100MHz

复位来源: S01_ARESETN---peripheral_aresetn(clock_and_reset)

S01:

连接设备:microblaze_ss---M_AXI_IC

时钟来源:S01_ACLK---clk_out2(clock_and_reset)---100MHz

复位来源:S01_ARESETN---peripheral_aresetn(clock_and_reset)

S02:

连接设备:v_proc_ss_0---m_axi_mm(接收video_processing_subsystem master端口传过来的 数据)

时钟来源:mig_7series_0---ui_clk/ACLK

复位来源:M00_ARESETN

master端口:

M00:

连接设备:mig_7series_0---S_AXI(将数据传递给DDR3)

时钟来源:mig_7series_0---ui_clk/ACLK

复位来源:M00_ARESETN

S02,M00公用时钟和复位原因是,对同一个数据流进行操作,接收数据与发送数据。

1e6cd4029ab9ed858704c5db00465217.png 2.microblaze_ss模块

slave端口:

S00_AXI:

连接设备: microblaze----M_AXI_DP

时钟来源: LMB_Clk---clk_out2(clock_and_reset)---100MHz

复位来源: S00_ARESETN---peripheral_aresetn(clock_and_reset)

master端口:

M00_AXI:

连接设备: video_lock_monitor(AXI GPIO)---S_AXI

时钟来源: M00_ACLK---clk_out3(clock_and_reset)---9MHz

复位来源: M00_ARESETN---peripheral_aresetn_2(clock_and_reset)

M01_AXI:

连接设备: v_proc_ss_0(video processing subsystem)---s_axi_ctrl

时钟来源: LMB_Clk---clk_out2(clock_and_reset)---100MHz

复位来源: S00_ARESETN---peripheral_aresetn(clock_and_reset)

M02_AXI:

连接设备: v_tc_0(video Timing Controller)---ctrl

时钟来源: LMB_Clk---clk_out2(clock_and_reset)---100MHz

复位来源: S00_ARESETN---peripheral_aresetn(clock_and_reset)

M03_AXI:

连接设备: axi_uartlite_0(AXI Uartlite)---S_AXI

时钟来源: LMB_Clk---clk_out2(clock_and_reset)---100MHz

复位来源: S00_ARESETN---peripheral_aresetn(clock_and_reset)

M04_AXI:

连接设备: v_tpg_0(video Test Pattern Generator)---s_axi_CTRL

时钟来源: M04_ACLK---clk_out1(clock_and_reset)---200MHz

复位来源: M04_ARESETN---peripheral_aresetn_1(clock_and_reset)

关于M_AXI_DC,M_AXI_IC端口描述:

146ea0fe83bedecfd91b3d267598e199.png 

MicroBlaze Core Block Diagram 

e4787272404d5d921d768a8c805477d4.png

f92ed1bce6940a9d72a135218fff0b46.png 

什么是instruction-sdie bus interface, Data-side bus interface:

6ec74ab6ec6d181bc81746bdd218fb3f.png 

 2291f4af6f07ac04e1e852957fea57ed.png

a71358852edc4373c5ff995dc1c74831.png 

3.Clock_and_reset模块

clk_wiz_0:

Clk_in1---clk_in1---ACLK(memory_ss)

Clk_out1---200MHz (reset is peripheral_aresetn_1)

Clk_out2---100MHz(reset is peripheral_aresetn)

Clk_out3---9MHz(reset is peripheral_aresetn_2)

06006f588541f9ea03e65db3caae604d.png

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值