【毕驰电子】LMK04828的国产替代方案—SC6301 低功耗超低噪声时钟抖动消除器

上海芯炽科技的SC6301是一款高性能时钟调节器,支持JESD204B标准,拥有低RMS抖动、多时钟输出和多种接口,适用于无线基础设施、数据交换以及医疗视频等领域,是构建灵活时钟树的理想选择。
摘要由CSDN通过智能技术生成

      各位博客朋友们大家好,今天我跟大家分享一颗国产可以兼容TI的LMK04828的物料,上海芯炽科技的SC6301。

       SC6301是高性能时钟调节器,支持JEDEC JESD204B。当使用设备和SYSREF时钟时,PLL2的14个时钟输出可配置去驱动7个JESD204B转换器或其他逻辑设备。SYSREF可以使用直流和交流耦合来提供。不仅限于JESD204B应用,14个输出均可单独配置为传统高性能时钟系统输出。

       SC6301具有高性能、低功耗、双VCO、动态数字延迟、信号丢失保持等特性。因此,SC6301是提供灵活的高性能时钟树的理想选择。

图片

01 主要性能

  • 支持JEDEC JESD204B

  • 超低RMS抖动

    76fs RMS Jitter (10kHz到20MHz)

    -162dBc/Hz@245.76 MHz

  • PLL2可提供多达14路差分时钟 

    最多7个SYSREF时钟

    时钟最大输出频率3.1GHz 

    支持LVPECL, LVDS, HSDS, LCPECL等输出接口

  • PLL1 提供一个VCXO/Crystal缓冲输出

    支持LVPECL, LVDS, 2路LVCMOS等输出接口

  • PLL1

    3个备用的输入时钟

    手动切换模式

    无中断切换和LOS

    集成低噪声的晶体振荡电路

    具有输入时钟丢失的保持模式

  • PLL2

    相位检测速率:=<155MHz

    2路集成低噪声VCO

  • 输出支持1到32整数分频,占空比50%

  • 高精度数字延迟,可自适应性

  • 23ps步进模拟延迟

  • 模式:双PLL, 单PLL, 时钟分布

  • 工作温度:-40℃到85℃

  • 工作电压:3.15V到3.45V

  • QFN-64封装

  • 02 应用场景

  • 无线基础设施

  • 数据交换时钟

  • 网络, SONET/SDH, DSLAM

  • 医疗/视频

  • 测量

03功能框图

图片

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值