LVPECL转LVDS端接优化的经历

本文介绍了在FPGA项目中将LVPECL信号转换为LVDS时的端接优化过程,探讨了LVPECL的标准端接方式、T端接和PI端接,并提出利用电源芯片的冗余输出调整端接电阻,以减小布局面积并满足设计要求。通过计算和电路变换,找到了满足LVDS共模电压和差分幅度的解决方案。
摘要由CSDN通过智能技术生成

这两天画板子要处理PXIe的那几个3.3V的LVPECL信号。受FPGA的限制,需要在片外把电平转换成LVDS。
一开始用了ONSEMI一篇应用笔记中提到的这样一个电路:

ONSEMI的转换电路

这个电路画出来之后发现那4个电阻还是比较占板面空间的,导致那一区域特别挤,等长也走的很艰难。我的期望是如果RE1和RE2的阻值是一样的,就可以用排阻来减小布局面积。
文中给出的RE1和RE2是不相等的。虽说还真有不等值的排阻,以前挤模拟板的时候用过,但这次这两个阻值集成在一起的不好买到。
项目中电源芯片的输出数比较冗余,有空闲的电源可以用,借助这个条件想了想办法。

LVPECL端接

LVPECL的输出级长成这个模样:

LVPECL输出级

标准端接方式是两根线分别50Ω电阻接到VCCO-2.0V上:

LVPECL标准端接电路

VCCO为3.3V或2.5V时,对应的VTT是1.3V和0.5V。为了端接单做这样一个电源轨出来不是所有场合都愿意的(尤其是0.5V这样低的电源),于是出现了两种常用的等效端接——戴维南等效端接和T端接:

Thevenin Equivalent Termination

T Termination

戴维南等效端接的原理就是它的名字。
T端接的思路是,利用差分信号的共模电压,在两个50Ω电阻的汇合点产生VTT。以3.3V为例,LPVECL的共模电压差不多1.9V,这样可以计算出汇合点等于VTT=1.3V时,两个50Ω电阻和RTT的分压。
标准端接方式实际上与T端接有很强的联系,相当于把T端接的接地点抬高到VTT,从而减小RTT到0。也就是说只要保证在正负两个信号线电压都等于1.9V时,两个50Ω电阻的汇合点是VTT,那么T网络的第三端电压是多少是没有关系的,只要对应地调整RTT就可以了。这个结论对后面比较有用。

T端接衍生出PI端接,最开头给出的那个电路应该就是PI端接的方式。把这个三端T网络做T-Π变换:

PI Termination

设计思路

主要约束有:

  1. LVPECL的差分端接阻值;
  2. LVPECL的VTT电压;
  3. LVDS的共模电压;
  4. LVDS的差分幅度。

最开头ONSEMI的那个电路,可以想象如果把RE2、RE2’和RT看成一个Π网络,做T-Π变换,就会得到一个T端接。

也就是说它可以通过把T端接的R1和R2(两个50Ω电阻)分别拆成串联的两个电阻,

拆电阻

其中一个与RTT做T-Π变换得到。

T-Π变换

如果限定T-Π变换之后,跨接在两个接地电阻之间的电阻RT恰好是LVDS的100Ω(FPGA自带),那么这个拆分串联的方式是唯一的。
现在我可以通过额外的电源,来调整T网络本来接地的那个点的电压,从而影响RTT以至RE1、RE2的值。也就是说,VTT通过RTT接到的不是0V了:

改变VX

这里的变量有VX、RTT、RX三个,需要三个方程来解。其中一个是第一张图中共模的电流定律

2×1.9VTT50Ω+VXVTTRTT=0,

其中1.9是LVPECL的共模电压,VTT取1.3V。
然后是T-Π变换的两个方程
50ΩRX=100Ω×RX100Ω+RX+RX
于传统石英、SAW和泛音谐振技术的传统差分振荡器在稳定度和可靠度上先天不足,SiT9121系列差分振荡器采用SiTime模拟CMOS和全硅MEMS技术研发,是唯一完美结合了超高性能和可编程功能的产品,其频率稳定度达10PPM、相位抖动低于0.6ps(femtosecond),市面上目前仅SiTime实现了这两项的完美结合。 SiT9121支持1-220Mhz之间任意频率,可精确到小数点后六位,确保发挥系统的最高性能。SiT9121同时输出支持 LVDS/LVPECL,经过50000G抗冲击及70G抗振测试,MTBF(平均无故障时间)达10亿小时。SiT9121和SiT9122系 列差分振荡器定位于高性能电信、存储和网络应用,如核心和边缘路由器,SATA、SAS、光纤通道主机总线适配器,云存储、服务器、无线基站和10G 以太网**机等。此外,每款产品都支持业界标准管脚配置,不需修改设计 或布板方式即可替换现有石英差分振荡器。 SiT9121差分振荡器具备下述功能及优点: . 仅500飞秒RMS相位抖动(12kHZ至20MHz),满足SONET等应用的苛刻要求 . 总频率稳定度达±10、±25及±50PPM,系统正时余量(timing margin)更佳 . 频率范围极广:SiT9121频率范围1至220MHz,SiT9122频率范围220至650MHz . 可编程频率精度达小数点后六位,确保发挥系统最高性能 . LVPECLLVDS信号电平可调 . 通过50000G抗冲击及70G抗振测试,MTBF(平均无故障时间)达10亿小时,高稳定度应用首选 . 工作电压2.5V、3.3V均可 . 支持工业(-40至+85°C)及长时间商业(-20至+70°C)工作温度范围 . 业界标准针脚规格3.2×2.5mm,5.0×3.2mm,7.0×5.0mm封装 . 样品24小时内发货,生产前置时间仅2至4周 . FPGA产品首选高性能差分时钟振荡器 . 兼容工业标准封装: 3.2×2.5, 5.0×3.2 and 7.0×5.0 mmxmm . 超强抗震动、抗冲击能力,优异的温漂性能 . 如需220MHz以上频点的高性能差分晶振,推荐选择SiT9122系列
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值