【翻译】PCI Express –信号完整性和EMI

PCI Express –信号完整性和EMI

本文为翻译文章:http://ww1.microchip.com/downloads/en/DeviceDoc/PCIE%20Express.pdf,该翻译用于在了解PCIe总线相关理论知识时起到一定支持作用,切勿用于商业用途,如需其他用途,请联系原文作者。

介绍

当在系统内部分配时钟信号时,时钟信号干扰系统其他部分的可能性始终是一个问题。
一个更广泛的关注是系统干扰其他系统。
防止时钟信号引起干扰的第一个方法是正确设计PCB走线,以确保时钟信号具有良好的信号完整性。
为了进一步降低干扰或EMI,并使其更容易满足EMI要求,麦克雷尔(Micrel)通过其某些PCI-E时钟发生器提供了扩频(展频)调制。

用于PCI Express的HCSL

HCSL(高速电流控制逻辑)是一种差分逻辑,其中两个输出引脚均在0至14mA之间切换。
当一个输出引脚为低电平(0)时,另一个为高电平(驱动14mA)。
终端接地50Ω,因此信号电压电平在0V至0.7V之间切换。

端接

如上所述,端接非常简单,接地50Ω。
信号通过具有50Ω阻抗的匹配走线在PCB上传输,并在一侧用50Ω电阻端接。
这意味着有两种终止方案:
1.在走线末端,HCSL输入侧的50Ω终端。
在这里插入图片描述

RT是50Ω终端电阻。
RS是用于反跳的30Ω串联电阻。
HCSL驱动程序可能非常快,并且可能导致跟踪中出现振铃。
串联电阻将振铃的Q系数降低到振铃不明显的程度。

2.在走线的开始,在HCSL输出驱动器的侧面,端接50Ω电阻。
在这里插入图片描述
在这种情况下,终端将移至输出驱动器的一侧。

两种终止方案都有其优势。
方案一:使用方案1时,沿走线的所有位置的波形信号完整性都很好。
方案二:当使用方案2时,波形信号的完整性仅在走线结束时才良好。
波形的末端更为重要,因此可以使用方案2。

使用方案2还有一个优点;
迹线可以切割或保持开路(未组装输入IC),并且不会影响驱动器侧。
当信号通过插入式板的连接器且该板必须可热插拔时,这一点尤其重要。
通过这种端接方案,您可以拔下连接,并且驱动器端的信号波形不变。
拔下电源不会造成任何不良影响。
因此,对于PCI Express系统的HCSL,首选方案2。

信号幅度

在差分信号的两个引脚中的每个引脚上,对于逻辑“ 0”,输入的信号电平通常为0mV,对于逻辑“ 1”的输入信号电平通常为700mV。
在这里插入图片描述
上升和下降时间TRISE和TFALL在信号幅度的20%至80%之间测量。
占空比是逻辑“ 1”电平与总周期时间之比。
因此,占空比为100%×T1÷(T0 + T1)。
信号高电平必须在+ 600mV和+ 900mV之间。
信号低电平需要在-150mV和+ 50mV之间。

方波时钟信号频谱

方波时钟信号将其功率集中在狭窄的频率谐波中。

图4显示了一个100MHz时钟及其高达1.5GHz的谐波。
频率越高,走线上的信号越多,会引起电磁辐射。
这意味着时钟信号的高次谐波比低次谐波更有可能发生串扰。
在时钟信号上添加扩频(展频)调制可以显着降低时钟信号的高次谐波。
图5显示了打开扩频的同一时钟。 在这种情况下,扩频(展频)特性为-0.50%幅度和32kHz速率。
在这里插入图片描述

在这里插入图片描述

什么是扩频(展频)调制?

扩频(展频)是具有特定波形的频率调制。麦克雷尔使用三角调制波形。
调制在时钟的每个谐波中“散布”功率。图6显示了带有和不带有扩频(展频)调制的100MHz时钟的第十一谐波。
在这里插入图片描述

调制量以一定百分比的载波或谐波频率的幅度表示。
您可以在图6中看到,幅度为-0.25%时,1.1GHz谐波分布在约2.5MHz上,而幅度为-0.50%时,谐波分布在约5MHz上。
在图6中可以清楚地看到添加扩频(展频)调制的关键原因。信号功率保持较低水平。如果不扩散,功率将集中并且可能达到峰值。调制扩展了功率,因此它保持较低的功率。电磁兼容性规则要求发射的信号电平必须保持在一定阈值以下。
扩频(展频)调制有助于实现这一目标。扩频(展频)可以使用频谱分析仪和数字示波器进行测量。图7是数字示波器的屏幕​​截图,其中抖动趋势函数正在捕获三角调制波。对于图7中的示例,载波为100MHz,调制速率为34.1kHz,调制幅度为2.6MHz或2.6%。

在这里插入图片描述
作为抖动趋势分析的结果,黄色迹线是时钟,紫色迹线是时钟的频率。
示波器可以测量趋势波的特性。趋势波的频率是调制率,趋势波的峰峰值幅度是调制幅度。

扩频(展频)调制=抖动

从技术上讲,扩频(展频)调制会产生抖动。
100MHz时钟的周期长度为10,000ps。引入0.5%的调制幅度会增加10,000ps的0.5%或周期抖动峰峰值的50ps。在幅度为0.25%的情况下,抖动为峰峰值的25ps。
PCI Express对周期抖动有限制,因此,可以使用的最大幅度为0.5%,而PCI Express时钟发生器仅提供0.25%和0.5%的幅度。对周期抖动较不敏感的其他应用程序可能能够处理2%或更多。麦克雷尔针对这些应用具有不同的时钟发生器。

扩频(展频)数学计算

主要问题是:“一定幅度的扩频(展频)调制将在多大程度上降低时钟谐波产生的EMI?”
测量EMI时,设备将配置有一定的带宽。
在上述测量中,频谱分析仪使用10kHz带宽。
首次提出EMI要求时,主要的干扰是使用120kHz带宽的宽带FM收音机。
这已成为EMI测试的标准。 扩频(展频)调制会降低测得的信号强度的原因是,调制将信号频率扫描到目标带宽之外。
例如,具有0.25%调制的1GHz谐波在2.5MHz范围内来回扫描。
当以120kHz带宽“观察”时,信号在120kHz带宽内仅花费0.12 / 2.5的一小部分。
以dB为单位,这是10 LOG(0.12 / 2.5)= -13dB。

在这里插入图片描述
2019-11-17呕心沥血翻译

  • 1
    点赞
  • 15
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值