【FPGA——基础篇】latency与delay概念的区别

最近学习流水线以及状态机,总遇到注入加入寄存器可以分割组合逻辑,从而提高电路的运行频率的说法;还有流水线可以提高速度的说法,刚开始很是疑惑,觉得流水线的方法,输出与输入之间的延时更大了,怎么会提高频率呢?

现在才明白是latency与delay的区别,按照自己的理解整理一下。

latency:

  1. 输入数据与该数据经过处理后的结果输出之间的延时,是时钟延迟
  2. 一般以时钟为单位,指的是相对于某个时钟起始位置的1个或多个时钟后数据才有效
  3. 决定信号处理的响应速度 

delay:

  1. 时序器件之间的逻辑延时,主要指器件延时、布线延时
  2. 是绝对的时间,指的是相对于时钟边沿的某个时间后数据才有效
  3. 决定电路的时钟频率,即运行频率 

举个简单的例子:

数据din经过一个与门and、一个三态门tri,到达触发器d的输入端d,d在时钟clk的作用下,输出q。

那么din到d之间的时间就是delay,决定了电路的运行频率,即clk的大小,delay越小,clk可以取得越高;反之,delay越大,clk就会受限制。

q与d之间的时间就是latency,此处是一个clk周期的时间。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值