VHDL语言
VHDL:
VHSIC Hardware Description Language.
HDL----Hardware Description Language
一种用于描述数字电路的功能或行为的语言。目的是提为电路设计效率,缩短设计周期,减小设计成本,可在芯片制造前进行有效的仿真和错误检测。
优点:HDL设计的电路能获得非常抽象级的描述。如基于RTL(Register Transfer Level)描述的IC,可用于不同的工艺。
HDL设计的电路,在设计的前期,就可以完成电路的功能级的验证。
HDL设计的电路类似于计算机编程。
常用的HDL语言:VHDL 、Verilog HDL
VHDL 概述
VHDL VHSIC Hardwarter Description Language
VHSIC Very High speed integrated circuit
VHDL是美国国防部在20世纪80年代初为实现其高速集成电路硬件VHSIC计划提出的描述语言。
IEEE从1986年开始致力于VHDL标准化工作,融合了其它ASIC芯片制造商开发的硬件描述语言的优点,于93年形成了标准版本(IEEE.std_1164)。
1995年,我国国家技术监督局推荐VHDL做为电子设计自动化硬件描述语言的国家标准。
VHDL优点:
- 覆盖面广,系统硬件描述能力强,是一个多层次的硬件描述语言;
- VHDL语言具有良好的可读性,既可以被计算机接受,也容易被人们所理解;
- VHDL语言可以与工艺无关编程;
- VHDL语言已做为一种IEEE的工业标准,便于使用、交流和推广。
VHDL语言的不足之处:
- 设计的最终实现取决于针对目标器件的编程器,工具的不同会导致综合质量不一样。
一、VHDL语言基础
1.1 标识符(Identifiers)
标识符用来定义常数、变量、信号、端口、子程序或参数的名字,由字母(A~Z,a~z)、数字(0~9)和下划线(_)字符组成。
要求:
- 首字符必须是字母
- 末字符不能为下划线
- 不允许出现两个连续的下划线
- 不区分大小写
- VHDL定义的保留字(关键字),不能用作标识符
- 标识符字符最长可以是32个字符。
- 注释由两个连续的虚线(--)引导。
关键字(保留字):
- 关键字(keyword)是VHDL中具有特别含义的单词,只 能做为固定的用途,用户不能用其做为标识符。
- 例如:ABS,ACCESS,AFTER,ALL,AND,ARCHITECTURE,ARRAY,ATTRIBUTE,BEGIN,BODY,BUFFER,BUS,CASE , COMPONENT,CONSTANT,DISCONNECT,DOWN TO,ELSE, ELSIF,