【SystemVerilog基础】SystemVerilog Assertion 概述

本文详述了SystemVerilog中的断言基础和进阶内容,包括立即断言和并发断言的区别,sequence和property的使用,以及它们在验证中的重要角色。断言用于检查设计行为和提供功能覆盖,序列描述信号间的时序关系,property则进行时序逻辑检查。重点讲解了sequence的匹配、重复、采样函数和各种操作,以及property的检查、implication操作、disable iff和not的用法。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

Assertion 断言作用:

  • 检查特定条件或者事件序列的发生
  • 提供功能覆盖

主要存在两种断言:

  • 立即断言
    • 当前仿真时间检查条件,类似于if…else语句,立即断言带有控制,且必须放在过程块(initial、always)定义中
  • 并发断言
    • 连续运行的模块,在整个仿真过程检查信号,所以需要在并发断言内指定一个采样的时钟。并发断言只在时钟沿才会执行;可以在过程块、module、interface和program块内定义并发断言。

一、断言基础内容

在这里插入图片描述

1.1、断言简介(Assertion)

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

ReCclay

如果觉得不错,不妨请我喝杯咖啡

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值