在超大规模集成电路时代,可测试性设计(Design for Test,简称DFT)是电路和芯片设计的重要环节,它通过在芯片原始设计中插入各种用于提高芯片可测试性(包括可控制性和可观测性)的硬件逻辑,方便芯片生产之后能够迅速测试区分芯片的好坏。在要求比较苛刻的芯片中,还通过进一步的设计中,能够准确地定位错误发生在哪个地方,从而使芯片变得容易测试,大幅度节省芯片测试的成本。
由于相关人才稀缺,DFT工程师和其他IC工程师相比,薪资更高!下图为某招聘网站DFT检索结果。由图可见DFT工程师的起薪和天花板都比较高。
课程目标
详细讲解DFT设计流程以及EDA工具应用
详细讲解SCAN、BIST、ATPG、ATE、BSD原理与应用
完成一个SoC项目的DFT全流程设计及验证,积累DFT设计实战经验
成功应聘DFT设计工程师职位
授课对象
有意应聘DFT设计工程师的在职人员(硕士、本科)
高等院校电子类在校研究生(材料、工艺、物理、自动化等专业)
课程概要
Linux和VI编译器常用命令
Verilog基础实例及仿真
数字IC实现基础理论
DFT在设计流程中重要性与应用
故障模型与可测性设计介绍
SCAN原理详解与项目实战
BIST原理详解与项目实战
EDT架构与原理详细分析
ATPG原理详解与项目实战
BSD原理分析与应用讲解
ATE测试流程讲解
完成整个SoC项目的DFT设计
上课方式
E课网在线教育平台
实时在线授课
通过VNC远程登录云服务器进行项目实训
互动论坛、QQ群多渠道实时答疑
详细课程大纲
序号 | 课程内容 | 课程时长 |
第一部分: IC基础知识部分 | Ø 数字IC设计流程详细讲解 Ø Linux和VI编译器常用命令 Ø VI正则表达式 Ø Verilog基础实例及仿真 | 1.5周 |
第二部分: DFT基础知识部分 | Ø 数字IC实现基础理论 Ø IC制造基础理论 Ø ATE测试流程讲解 Ø DFT设计在数字IC设计中的重要性 Ø 各种的故障模型的比较分析 Ø 存储器结构原理与分析 | 0.5周 |
第三部分: DFT技术核心部分 | Ø Mbist原理详解 Ø Mbist上机实战 Ø BSD原理详解 Ø BSD上机实战 Ø Scan原理详解 Ø Scan 上机实战 Ø JATG-TAP原理详解 Ø JTAG-TAP上机实战 Ø ATPG原理详解 Ø ATPG上机实战 Ø ATE测试故障诊断(Diagnosis) | 12周 |
第四部分: DFT项目实战部分 | Ø SOC项目介绍 Ø Library库讲解以及脚本准备 Ø 完成整个SOC项目的DFT设计 Ø 生成测试Pattern与仿真环境搭建 Ø 完成DFT仿真验证 | 3周 |
第五部分: 就业服务部分 | Ø 课程及实践总结 Ø 常见笔试面试题讲解 Ø 简历指导打磨 Ø 模拟面试及内部推荐就业 | 1周 |
开课时间
5月17日 20:30
授课时间安排
周一至周五晚上20:30-22:30,
周六:9:30-17:30
共18周,总课时450课时
就业服务
面试笔试题详细讲解
简历打磨
模拟面试
公司内部推荐(部分公司直接安排面试)
未来职业规划
我们保证
以书面形式签署就业协议
学完6个月内不就业
全额退款
上海可保底找到13000/月的DFT工作
试听
第一周25课时可全程试听
试听费用仅99元
学生可首付3000参加课程,剩余部分工作后六个月内付清
费用
23000元
5月15号前报名可赠送1000优惠券
(前五名可额外优惠1000元)
合作名企列表
ADI,AMD, 恒玄科技,比特大陆,Cadence,思科,Freescale,国科微,格芯,华为海思,IBM, 澜起科技,NXP, 瑞芯微,TI,Synopsys,英飞凌,Micron,Xilinx,豪威科技,华夏芯,摩尔精英。
报名方式
扫描二维码加专业老师微信号:
周老师(微信:eecourse)
黄老师(微信:Qingyunlu1988)

扫码关注“芯司机”,转发本文到朋友圈,并截图,在芯司机回复“领取会员”即可获得E课网一个月会员

“芯司机”长期征稿,公众号内回复“投稿”获取详细信息
?不要羡慕20K月薪
?快来刷题 ?高薪等着你
?