高速差分信号(PCIe)的耦合电容为什么要放在TX端?

本文探讨高速差分信号(如PCIe)中耦合电容放置于TX端的原因,涉及信号完整性和低频信号衰减问题。分析连接器、去加重技术对信号的影响,及放置位置对信号质量的作用。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

以下为引用内容,为记录而做的本篇文章:
1、PCIe标准里面明确规定:当两个设备通过连接器互联时,必须放置交流耦合电容到TX端;
2、放远放近最大的不同时高速信号传输中的介质损耗和趋肤效应不同,当放置靠近rx端时,介质损耗和趋肤效应产生的衰减较大,因此,电容引发的阻抗不连续反射效应降低,可以通过高速互联模型推导出,在靠近rx端的1/4处是比较理想的,实测也是如此;但是当距离不远时,区别不是特别大,因此,pcie标准中,对于板级的电容放置并没有要求。
3、当加入连接器时,串扰和寄生电容/电感增加,互联线上损耗增多,其损耗减小了低频分量信号幅度,对于高频虽有减小但是减小幅度倍数没有低频多,如果放置在rx端,低频信号就衰减的太多了,但是,并不是不行;实测信号,也会发现放置在tx端时信号完整性更好一些(相对而言),而放置在rx端,如果距离长,信号整体衰减的比较厉害;
4、为了完善高速信号的可靠性,pcie在发送端加入了去加重技术,这进一步衰减了低频信号,如果再将电容放置远端,那么低频信号就是“雪上加霜”了;但是,也并不是不行;因此,有些设计里面,在tx和rx端都加电容,根据实际效果选择使用。同时都用的也存在,但是不建议这种用法,效果比较差!
综上:因为:连接器带来的信号干扰+去加重技术,导致低频信号幅度加剧衰减,没有和高频信号幅值同等衰减,信号整体“形状”发生畸变了,在这种情况下,要适当的调整低频信号衰减,因此,放置在tx端是非常必要的!但是这种做法加剧了容抗不连续反射的影响,因此,信号比起没有使用连接器还是要差的!
另推广:
1、凡是使用连接器的高速信号(背板高速信号设计),一般都是放置在tx端!
2、上述条件的例外是:如果使用了均衡器或预加重技术,当然还是放在rx端好了!
3、因此,放置在哪一端,必须要根据该信号的处理技术和构成而言,要分析驱动器的方式、电平逻辑构成、信号类型等,传统经验放置在rx端并不一定好用!
原文:(链接已失效)http://www.manongjc.com/detail/8-ozyyrtvktsrvcei.html

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值