基于FPGA+USB3.0的UVC Camera实现方案

基于FPGA+USB3.0的UVC Camera实现方案

AT7_Xilinx开发板(USB3.0+LVDS)资料共享
腾讯链接:https://share.weiyun.com/5GQyKKc

1 功能框图
本实例功能框图如下所示。主要涉及3个部分:
● FPGA:采集图像,缓存到DDR3,从DDR3读取图像,生成30fps/720p的固定视频流格式,传输给FX3。
● FX3:固件,将FPGA传输的固定图像打上UVC头,发送给PC。
● PC:使用开源工具VirtualDUB进行图像的捕获和显示。

在这里插入图片描述

 

2 视频显示效果
SW2拨开码开关位置如图箭头所示。

在这里插入图片描述

 

当SW2拨开码开关位置向下时,可以看到VirtualDUB工具上呈现了16阶的灰度色彩。

在这里插入图片描述

 

当SW2拨开码开关位置向上时,则可以看到在720p(1280*720)的整个VirtualDUB工具的左上角,显示了一个640*480分辨率的实时图像。
 

在这里插入图片描述

在这里插入图片描述 

 

AT7_Xilinx开发板(USB3.0+LVDS)资料共享
腾讯链接:https://share.weiyun.com/5GQyKKc
————————————————
版权声明:本文为CSDN博主「Nuoson聪」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/weixin_44355157/article/details/88643868

  • 0
    点赞
  • 8
    收藏
    觉得还不错? 一键收藏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值