数字IC面经 海思

问了一些computer architecture的基础知识,比如为什么经典CPU用5级流水线,里面有什么类型的hazard,怎么解决的。
参考
参考
取指 译码 执行 访存 写回
结构冲突:多条指令同一周期争用同一组件;原因:资源不够或不完全流水
数据相关冲突:当相关指令靠的足够近时,它们在流水线中的重叠执行或重新排序会改变指令读写操作数的顺序,从而导致程序执行逻辑上的错误。

解决:
结构冲突:结构冲突可以插入暂停周期,停顿一拍再运行;或者设置相互独立的指令存储器和数据存储器,设置相互独立的指令/数据cache;

数据冲突采用定向功能对RAW(先写后读)冲突所产生得影响,后推法以及定向技术对冲突有所改进;

第一个是用基础门电路搭建一个64bit full adder,然后后续还有改怎么优化。第二个题是用verilog 写一个round robin arbiter

优化超前进位, 第二题见另一篇博客

然后问对处理器的memory和cache了解多少。之后问了下memory hierarcy和cache coherence。出了一个题,就是两个processor每个各有一个cache,然后有一串读写操作,问你根据MESI,每个cache的state。
参考cache一致性

  • 1
    点赞
  • 8
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
### 回答1: 海思数字IC是华为公司旗下的半导体芯片品牌,也是国内领先的芯片设计制造商之一。海思数字IC的笔试题目涵盖了计算机体系结构、数字电路设计、信号处理等多个方面的知识。 在笔试题中,可能会涉及到数字逻辑设计的基本理论和实践,例如布尔代数、逻辑门、时序电路等内容。此外,还可能会考察与芯片设计相关的数据结构与算法知识,如树、图、排序算法等。 另外,海思数字IC的笔试题还会关注到计算机体系结构方面的知识,例如指令集、流水线、缓存等内容。此外,由于海思数字IC主要用于通信领域,可能还会考察与信号处理相关的知识,包括滤波器设计、时频分析、数字信号处理等。 总之,海思数字IC的笔试题目涵盖了芯片设计中的多个方面,考察了应聘者对数字电路设计、计算机体系结构和信号处理等知识的掌握程度。准备参加海思数字IC的笔试,需要对这些知识有深入的理解,并能够灵活运用到实际的问题中。 ### 回答2: 海思数字IC笔试题通常涉及数字电路设计、逻辑设计、计算机体系结构、信号处理等方面的内容。以下是一个例子题目: 题目:设计一个4位计数器,要求每1秒顺序计数0、1、2、3、0、1、2、3……,并使用Verilog语言实现。 解答: Verilog代码如下: module counter ( input clk, output reg [3:0] count ); always @ (posedge clk) begin if (count == 3) count <= 0; else count <= count + 1; end endmodule 该代码定义了一个模块counter,它有一个时钟输入clk和一个4位输出count。使用always块来描述计数器的行为,当时钟上升沿到来时,计数器递增。当count等于3时,归零重新开始计数。 这样,每1秒钟,count会循环计数0、1、2、3,然后重新从0开始计数。 以上是一个对海思数字IC笔试题的回答,具体题目可能有所不同,但一般都和数字电路设计、逻辑设计等相关,需要结合具体题目进行回答。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值