DDR3简介(一)

JEDEC成立于1958年,作为电子产业协会联盟(EIA)的一部分,为新兴的半导体产业制定标准。主要功能包括术语定义,产品特征描述,测试方法,固态存储器,DRAM,闪存卡及射频识别标签等的确定与标准化。

 

在DDR2时代,JEDEC规定的DDR2的最高运行频率是800MHz,但不少的模组厂商推出了DDR2-1200以及DDR2-1333的内存。在这种情况下,DDR3内存的竞争力就不高了,因为在频率得到提升的同时,DDR3内存的延时单位也增多了。

 

内存的延时一般就是我们所说的时序,如DDR2-800内存的标准时序:5-5-5-18,但DDR3-800内存的标准时序则达到了6-6-6-15。这四个参数

代表DDR时序的几个重要方面,均已clock个数为单位。依次是CAS Latency(CL)内存CAS延时时间,只针对read操作;RAS-to-CAS Delay

(tRCD)内存行地址传输到列地址传输的时间;Row Precharge Delay(tRP)内存预充电时间;Row-active Delay(tRAS)内存行地址选通延时。

DDR3的这些参数都会比DDR2大一些,但并不是说DDR3的延时就会比DDR2大,因为DDR3的clock频率也比较高,所以最终的绝对延时DDR3还

是比较小的。而且JEDEC设置的内存时序比较保守,内存模组厂商会推出低延时的DDR3内存。

 

DDR3内存带宽的大幅度提高,还是依靠数据预取Prefetch,到了DDR3时代,Prefetch技术发展到了8Bit,一次可以从存储单元预取8Bit的数据,

在输入输出端口上行和下行同时传输,8Bit需要4个完整时钟周期,因此DDR3内存的输入输出时钟频率是存储单元核心的4倍。有效的数据传输频

率是存储单元核心频率的8倍。DDR3-800内存的存储核心频率只有100MHz,输入输出频率有400MHz,有效数据传输频率是800MHz。在实现

Prefetch的过程中,存储单元的内部总线位宽也在一直增加,如DDR3中内部总线位宽:芯片位宽=8:1。

 

DDR3的核心工作电压变为1.5V,其中DDR3L的低电平版本更是1.35V,而DDR2的工作电压是1.8V。电压降低幅度17%。

 

DDR3的几个新的功能:Reset功能,这是在DDR3内存中新增加的一项重要功能。它使DDR3内存的初始化更加简单,而且更便于功耗控制。

自动自刷新技术(Automatic Self Refresh)功能,通过一个内置于DDR3中的温度传感器来控制刷新频率,这样在保证数据不丢失的情况下尽可能

减少刷新频率。局部自刷新(Partial Array Self Refresh)功能,DDR3内存的一个可选项,只刷新部分逻辑bank,减少刷新操作带来的功耗。

 

DDR3的内存颗粒密度比DDR2要大很多,并且逻辑bank从8bank起步,总的内存可以达到8G,并且支持64位的数据线。而DDR2的逻

辑bank一般都是4bank,总的内存可以达到4G。

 

转载于:https://www.cnblogs.com/-9-8/p/4765765.html

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
本文是作者在华为工作期间写的一篇对DDR3全面的总结,当时有好几年经常接触DDR3的设计与测试,期间总结了大量的知识点,于是业余时间汇总起来写成本文,因为DDR3属于业界通用的器件,其中知识也不涉及到公司秘密,所以分享出来供大家参考。 文章摘要: DDR,在PC、手机、通信设备等产品中广泛应用。而随着技术发展以及用户需求提高,内存不断升级,从SDRAM, DDR, DDR2、再到DDR3,现在DDR4也开始大规模应用。其特点就是速率、容量不断提高,而且性能、功耗方面也不断优化。内存技术是很多软件、硬件、逻辑、测试工程师们关注的重点。但由于其复杂程度较高,同时,英文资料复杂,理解困难,而中文资料能较全面详细描述DDR3的文献匾乏、零散。记得刚接触DDR3时真是一头雾水,一直在其表面徘徊很久。身边小伙伴也是同感。 作者所从事的硬件领域常常接触DDR,在这方面有一些难忘的经历,期间也积累了一些知识。出于经验传承的目的,特写下本文。内存已经历多代,但很多知识是相通的,本文拿当前主流的DDR3作为重点去讲解。出于能力水平及篇幅原因,本文未能周全深入描述DDR3所有特性或者某些地方存在错误,还望读者谅解和指正。同时,本书在一些地方引用了其他文献中的图文,会在相应地方加以说明。在此,衷心希望本文能给能给想了解DDR3技术的同学提供帮助。 本文分为以下八章内容: 第一章 DDR3基础 第二章 DDR硬件设计 第三章 DDR3几个关键技术 第四章DDR3工作流程、参数详解 第五章 DDR3训练 第六章 DDR3信号完整性测试 第七章 DDR3问题案例 第八章 SDRAM、DDR、DDR2、DDR3、DDR4对比
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值